基于嵌入式系统的高分辨率视频压缩的研究
| 摘要 | 第1-5页 |
| Abstact | 第5-9页 |
| 第1章 绪论 | 第9-19页 |
| ·课题研究背景和意义 | 第9-10页 |
| ·国内外视频压缩技术的发展现状 | 第10-17页 |
| ·视频压缩及其必要性 | 第10-11页 |
| ·视频压缩技术概述 | 第11-13页 |
| ·国外视频压缩技术的发展现状 | 第13-15页 |
| ·国内视频压缩技术的发展现状 | 第15页 |
| ·视频压缩技术的实现方式 | 第15-17页 |
| ·论文研究的主要内容 | 第17-19页 |
| 第2章 高分辨率视频压缩算法的分析 | 第19-27页 |
| ·引言 | 第19页 |
| ·H.264 视频编码器的基本框架 | 第19-20页 |
| ·H.264 标准关键模块 | 第20-25页 |
| ·帧内预测 | 第20-21页 |
| ·帧间预测 | 第21-22页 |
| ·变换与量化 | 第22-24页 |
| ·熵编码 | 第24-25页 |
| ·H.264 的分层结构和编码组织方式 | 第25-26页 |
| ·H.264 的分层结构 | 第25页 |
| ·H.264 的编码组织方式 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 高分辨率视频压缩系统的硬件设计 | 第27-39页 |
| ·引言 | 第27页 |
| ·压缩系统的性能指标及总体架构 | 第27-28页 |
| ·DVI 接口 | 第28-29页 |
| ·预处理电路单元 | 第29-32页 |
| ·视频采集 | 第29-30页 |
| ·分频和色彩空间转换 | 第30-32页 |
| ·中央处理单元 | 第32-35页 |
| ·DM648 与DDR2 的接口 | 第33页 |
| ·DM648 的配置电路 | 第33-34页 |
| ·DM648 监督定时器的设计 | 第34-35页 |
| ·电源管理单元 | 第35-38页 |
| ·本章小结 | 第38-39页 |
| 第4章 高分辨率视频压缩系统的软件设计 | 第39-60页 |
| ·引言 | 第39页 |
| ·视频压缩系统软件平台搭建 | 第39-43页 |
| ·达芬奇技术的软件架构 | 第39-41页 |
| ·创建DSP/BIOS | 第41-42页 |
| ·注册和使用PSP | 第42页 |
| ·配置和使用类驱动 | 第42-43页 |
| ·视频压缩系统编码方案的移植 | 第43-47页 |
| ·视频压缩系统编码方案的优化 | 第47-59页 |
| ·宏块编码模式选择优化 | 第47-49页 |
| ·运动搜索算法优化 | 第49-54页 |
| ·变换与量化模块优化 | 第54-55页 |
| ·DM648 的系统优化 | 第55-59页 |
| ·本章小结 | 第59-60页 |
| 第5章 高分辨率视频压缩系统的试验结果 | 第60-67页 |
| ·引言 | 第60页 |
| ·测试环境的搭建 | 第60-61页 |
| ·率失真性能及压缩算法QP 值的确定 | 第61-65页 |
| ·实时性测试 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 结论 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第71-73页 |
| 致谢 | 第73页 |