基于FPGA加密扩频通信系统的研究
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-17页 |
·课题背景及意义 | 第8-9页 |
·国内外的研究现状 | 第9-11页 |
·发展前景 | 第11-13页 |
·FPGA的发展及在通信领域中的应用 | 第13-15页 |
·本文主要工作及章节安排 | 第15-17页 |
第二章 系统整体的性能分析 | 第17-36页 |
·系统整体组成框图 | 第17-18页 |
·主要技术性能 | 第18页 |
·系统工作原理 | 第18-22页 |
·信号流程 | 第18-19页 |
·电路说明 | 第19页 |
·射频收发系统电平图 | 第19-20页 |
·链路余量设计 | 第20-22页 |
·系统各模块技术性能 | 第22-30页 |
·扩频收发模块主要性能参数 | 第22-23页 |
·扩频收发模块结构及指标 | 第23-24页 |
·加密模块性能分析 | 第24-25页 |
·中频调制解调模块及中频电缆 | 第25-26页 |
·射频收发模块性能分析 | 第26-30页 |
·加密算法的安全性分析 | 第30-31页 |
·FPGA核心器件的选型 | 第31-36页 |
·Stratix IV性能指标分析 | 第32-33页 |
·Stratix IV低功耗技术分析 | 第33-36页 |
第三章 扩频电路设计及其FPGA实现 | 第36-61页 |
·直接序列扩频通信系统 | 第36-37页 |
·扩频通信的理论依据 | 第36页 |
·扩频通信的优势 | 第36-37页 |
·直接序列扩频通信发射模块 | 第37-49页 |
·发射系统单元的原理 | 第37页 |
·扩频序列的产生 | 第37-41页 |
·频带扩展模块设计 | 第41-43页 |
·QPSK调制解调模块的设计 | 第43-49页 |
·直接序列扩频通信接收模块 | 第49-58页 |
·载波同步模块设计 | 第50-52页 |
·扩频码同步模块设计 | 第52-58页 |
·解扩模块的设计 | 第58-59页 |
·本章小结 | 第59-61页 |
第四章 数据加密电路设计及其FPGA实现 | 第61-79页 |
·数据加密模块的整体结构图 | 第61页 |
·核心加密模块设计 | 第61-72页 |
·3DES加密系统核心算法方案 | 第61-62页 |
·DES加密系统核心算法实现 | 第62-72页 |
·控制模块设计 | 第72-75页 |
·流水线技术 | 第75-77页 |
·本章小结 | 第77-79页 |
第五章 结束语 | 第79-82页 |
·总结 | 第79-80页 |
·展望 | 第80-82页 |
·系统的整体实现 | 第80页 |
·加扩和调制部分 | 第80-81页 |
·加密算法部分 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-87页 |