摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-11页 |
1.1 选题背景及研究意义 | 第8-9页 |
1.2 论文主要工作与结构安排 | 第9-10页 |
1.3 本章小结 | 第10-11页 |
第二章 FPGA应用开发概述 | 第11-20页 |
2.1 FPGA原理 | 第11-13页 |
2.2 FPGA设计流程概述 | 第13-15页 |
2.3 Xilinx系列FPGA芯片的特点 | 第15-19页 |
2.3.1 GTP硬核结构及Aurora协议 | 第15-18页 |
2.3.2 DSP48E硬核结构 | 第18-19页 |
2.4 本章小结 | 第19-20页 |
第三章 综合测试仪快速功率校准系统的设计 | 第20-36页 |
3.1 综合测试仪系统总体结构 | 第20-21页 |
3.2 综测仪功率校准算法分析 | 第21-27页 |
3.2.1 射频系统功率校准算法分析 | 第22-26页 |
3.2.2 综测仪功率校准方案分析 | 第26-27页 |
3.3 校准模式的改进 | 第27-29页 |
3.4 系统总体设计 | 第29-30页 |
3.5 系统控制逻辑的设计 | 第30-34页 |
3.5.1 基带模块控制逻辑与接口设计 | 第30-32页 |
3.5.2 射频模块控制逻辑设计 | 第32-34页 |
3.6 系统数据链路的设计 | 第34-35页 |
3.6.1 系统框图 | 第34页 |
3.6.2 基带模块数据链路设计 | 第34-35页 |
3.6.3 射频前端模块数据通路设计 | 第35页 |
3.7 本章小结 | 第35-36页 |
第四章 快速功率校准系统的实现 | 第36-51页 |
4.1 系统控制逻辑的实现 | 第36-43页 |
4.1.1 基带模块控制逻辑的实现 | 第36-38页 |
4.1.2 射频模块控制逻辑FPGA实现 | 第38-43页 |
4.2 射频模块中数据链路的实现 | 第43-50页 |
4.2.1 发射数据链路的FPGA实现 | 第43-48页 |
4.2.2 接收数据链路的FPGA实现 | 第48-50页 |
4.3 本章小结 | 第50-51页 |
第五章 系统性能仿真与实际方案测试 | 第51-59页 |
5.1 EDA工具对系统性能的分析 | 第51-52页 |
5.2 关键模块的功能仿真验证 | 第52-54页 |
5.2.1 使用Modelsim进行RTL仿真验证 | 第52页 |
5.2.2 Aurora协议模块仿真 | 第52-54页 |
5.3 FPGA在线下载与驱动测试 | 第54-55页 |
5.3.1 使用Chipscope进行在线下载调试 | 第54页 |
5.3.2 RF模块多数据速率链路模块在线测试 | 第54-55页 |
5.4 实际系统校准方案的测试分析 | 第55-58页 |
5.4.1 信号源发送数据测试接收机快速功率校准性能 | 第55-57页 |
5.4.2 下行功率校准方案设计与性能测试 | 第57-58页 |
5.5 本章小结 | 第58-59页 |
第六章 总结与展望 | 第59-60页 |
参考文献 | 第60-61页 |
致谢 | 第61-62页 |
攻读硕士研究生期间发表论文 | 第62页 |