DPT信号源研制
摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 研究工作的背景与意义 | 第9页 |
1.2 DPT信号源的国内外研究历史与现状 | 第9-11页 |
1.2.1 DPT信号源的国内外研究情况 | 第10页 |
1.2.2 相关技术的研究和应用情况 | 第10-11页 |
1.3 本文的主要贡献与创新 | 第11-12页 |
1.4 本论文的结构安排 | 第12-13页 |
第二章 DPT信号源研制基础 | 第13-31页 |
2.1 DPT信号源硬件组成 | 第13页 |
2.2 DPT信号源工作原理 | 第13-28页 |
2.2.1 调制基带信号生成单元 | 第14-23页 |
2.2.2 信号多普勒模拟单元 | 第23-27页 |
2.2.3 基带信号中频调制单元 | 第27-28页 |
2.3 PCI总线与FPGA程序配置 | 第28-29页 |
2.4 DPT信号源健康管理 | 第29-30页 |
2.5 本章小结 | 第30-31页 |
第三章 DPT信号源关键技术研究 | 第31-40页 |
3.1 高速调制基带板中的双DAC同步技术 | 第31-36页 |
3.1.1 调制基带信号处理板总体设计 | 第31-32页 |
3.1.2 双DAC不同步机理分析 | 第32-34页 |
3.1.3 双DAC同步设计 | 第34-36页 |
3.2 基于分数间隔均衡的数字预失真技术 | 第36-39页 |
3.2.1 分数间隔均衡器实现原理 | 第36-38页 |
3.2.2 数字预失真器的总体实现结构 | 第38-39页 |
3.3 本章小结 | 第39-40页 |
第四章 DPT信号源关键技术验证 | 第40-59页 |
4.1 DPT信号源硬件研制 | 第40-44页 |
4.2 调制信号测试指标 | 第44-46页 |
4.3 DPT信号源关键技术测试方法 | 第46-48页 |
4.3.1 双DAC同步技术测试方法 | 第46-47页 |
4.3.2 数字预失真技术测试方法 | 第47-48页 |
4.4 DPT信号源关键技术测试结果 | 第48-58页 |
4.4.1 双DAC同步技术测试结果 | 第48-53页 |
4.4.2 数字预失真技术测试结果 | 第53-58页 |
4.5 本章小结 | 第58-59页 |
第五章 全文总结与展望 | 第59-61页 |
5.1 全文总结 | 第59页 |
5.2 后续工作展望 | 第59-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |
攻读工程硕士学位期间取得的成果 | 第64页 |