基于FPGA多频耳声导抗检测系统设计与实现
摘要 | 第3-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 背景和意义 | 第9-10页 |
1.2 国内外发展与现状 | 第10-11页 |
1.3 本文研究内容及结构安排 | 第11-13页 |
第二章 耳声导抗测试的原理及结构 | 第13-18页 |
2.1 耳声导抗测试原理 | 第13-15页 |
2.2 耳声导抗测试结构 | 第15-18页 |
第三章 耳声导抗系统硬件设计 | 第18-36页 |
3.1 电源部分电路 | 第19-21页 |
3.2 FPGA主控部分 | 第21-26页 |
3.3 探测音部分电路 | 第26-28页 |
3.4 气压控制部分电路 | 第28-32页 |
3.5 信号采集部分电路 | 第32-36页 |
第四章 耳声导抗系统软件设计 | 第36-53页 |
4.1 FPGA简介 | 第36-39页 |
4.2 系统的FPGA程序设计 | 第39-49页 |
4.3 C | 第49-52页 |
4.4 系统的工作流程 | 第52-53页 |
第五章 测试结果与分析 | 第53-59页 |
5.1 探测音播放测试 | 第53-55页 |
5.2 系统容积校准 | 第55-56页 |
5.3 多频耳声导抗测试 | 第56-57页 |
5.4 中耳共振频率测试 | 第57-59页 |
第六章 总结与展望 | 第59-61页 |
6.1 总结 | 第59-60页 |
6.2 展望 | 第60-61页 |
参考文献 | 第61-65页 |
攻读硕士期间成果 | 第65-66页 |
致谢 | 第66-67页 |