摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第10-14页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 RFID技术研究现状 | 第11-12页 |
1.3 论文主要内容与结构 | 第12-14页 |
2 RFID阅读器系统分析 | 第14-27页 |
2.1 RFID系统通信原理 | 第14-15页 |
2.2 RFID协议分析 | 第15-25页 |
2.2.1 阅读器到电子标签的通信 | 第15-18页 |
2.2.2 电子标签到阅读器的通信 | 第18-21页 |
2.2.3 传输协议和指令集 | 第21-22页 |
2.2.4 数据校验 | 第22-23页 |
2.2.5 防碰撞 | 第23-25页 |
2.3 系统设计指标和要求 | 第25页 |
2.4 本章小结 | 第25-27页 |
3 RFID阅读器系统总体设计 | 第27-34页 |
3.1 阅读器总体结构 | 第27-28页 |
3.2 阅读器数字基带系统结构 | 第28-30页 |
3.3 阅读器数字基带系统设计 | 第30-32页 |
3.3.1 发射模块设计 | 第30页 |
3.3.2 接收模块设计 | 第30-31页 |
3.3.3 通信接口设计 | 第31-32页 |
3.4 本章小结 | 第32-34页 |
4 RFID阅读器硬件设计 | 第34-46页 |
4.1 阅读器硬件系统结构 | 第34-35页 |
4.2 数字基带电路 | 第35-37页 |
4.2.1 协议控制模块 | 第35-36页 |
4.2.2 时钟电路 | 第36页 |
4.2.3 配置电路 | 第36-37页 |
4.2.4 UART电路 | 第37页 |
4.3 射频发射电路 | 第37-39页 |
4.3.1 载波产生电路 | 第38页 |
4.3.2 调制电路 | 第38-39页 |
4.3.3 功率放大与滤波电路 | 第39页 |
4.4 射频接收电路 | 第39-42页 |
4.5 电源电路 | 第42-44页 |
4.6 本章小结 | 第44-46页 |
5 RFID阅读器软件设计 | 第46-67页 |
5.1 软件设计流程与开发环境 | 第46-50页 |
5.1.1 基于Verilog HDL语言的FPGA设计流程 | 第46-48页 |
5.1.2 Quartus Ⅱ集成开发环境 | 第48-50页 |
5.2 数据编码的设计与实现 | 第50-53页 |
5.2.1 PPM编码模块 | 第50-51页 |
5.2.2 PPM编码模块实现 | 第51-53页 |
5.3 数据解码的设计与实现 | 第53-55页 |
5.3.1 数据解调 | 第53-54页 |
5.3.2 Manchester解码模块实现 | 第54-55页 |
5.4 数据校验模块的设计与实现 | 第55-58页 |
5.4.1 CRC校验原理 | 第56页 |
5.4.2 CRC校验实现 | 第56-58页 |
5.5 防碰撞模块的设计与实现 | 第58-61页 |
5.5.1 防碰撞原理 | 第59-60页 |
5.5.2 防碰撞算法实现 | 第60-61页 |
5.6 通信接口模块的设计与实现 | 第61-65页 |
5.6.1 UART通信协议 | 第62页 |
5.6.2 UART模块实现 | 第62-65页 |
5.7 本章小结 | 第65-67页 |
6 总结与展望 | 第67-68页 |
6.1 论文总结 | 第67页 |
6.2 研究展望 | 第67-68页 |
参考文献 | 第68-71页 |
致谢 | 第71-72页 |
个人简历、在学期间发表学术论文及参与的项目 | 第72页 |