基于DM8168的火灾探测器硬件设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-12页 |
1.1 课题背景及研究意义 | 第8-9页 |
1.2 火灾探测技术发展 | 第9页 |
1.3 视频图像检测技术 | 第9-10页 |
1.4 论文结构 | 第10-12页 |
2 整体设计方案 | 第12-20页 |
2.1 设计需求分析 | 第12-13页 |
2.2 方案的选取 | 第13-18页 |
2.2.1 处理器架构选取 | 第13页 |
2.2.2 主要器件选取与主要性能介绍 | 第13-18页 |
2.3 系统整体设计方案 | 第18-19页 |
2.4 设计难点 | 第19页 |
2.5 本章小结 | 第19-20页 |
3 系统硬件原理图设计与实现 | 第20-40页 |
3.1 处理器最小系统 | 第20-24页 |
3.1.1 时钟电路 | 第20-22页 |
3.1.2 复位和调试电路 | 第22-23页 |
3.1.3 Flash电路和启动选择电路 | 第23-24页 |
3.2 DDR3内存电路设计 | 第24-27页 |
3.3 外部扩展存储接口设计 | 第27-28页 |
3.4 视频输入接口设计 | 第28-29页 |
3.5 通信接口设计 | 第29-32页 |
3.5.1 以太网通信接口 | 第29-30页 |
3.5.2 通用串行通信接口 | 第30-32页 |
3.6 视频输出接口设计 | 第32页 |
3.7 系统电源设计 | 第32-39页 |
3.8 本章小结 | 第39-40页 |
4 系统硬件PCB设计与实现 | 第40-57页 |
4.1 PCB设计相关问题 | 第40-42页 |
4.1.1 信号完整性 | 第40-41页 |
4.1.2 电磁兼容性 | 第41-42页 |
4.2 传输线信号仿真 | 第42-46页 |
4.3 PCB叠层选取和阻抗控制 | 第46-50页 |
4.3.1 PCB叠层选取 | 第46-47页 |
4.3.2 PCB阻抗控制 | 第47-50页 |
4.4 PCB布局 | 第50-53页 |
4.4.1 DDR3器件的布局 | 第50-52页 |
4.4.2 PCB的整体布局 | 第52-53页 |
4.5 PCB布线 | 第53-56页 |
4.5.1 基础布线规则 | 第53页 |
4.5.2 DDR3布线 | 第53-56页 |
4.6 本章小结 | 第56-57页 |
5 系统功能性和可靠性测试 | 第57-70页 |
5.1 基本硬件测试 | 第58-61页 |
5.1.1 电源测试 | 第58-60页 |
5.1.2 时钟波形测试 | 第60-61页 |
5.2 DDR调试测试 | 第61-63页 |
5.3 各个模块功能测试 | 第63-65页 |
5.4 以太网一致性测试 | 第65-68页 |
5.5 高低温试验 | 第68-69页 |
5.6 本章小结 | 第69-70页 |
结论 | 第70-72页 |
参考文献 | 第72-76页 |
攻读硕士学位期间发表学术论文情况 | 第76-77页 |
致谢 | 第77-78页 |