F-CX指控部件的设计优化与形式化验证
摘要 | 第10-11页 |
ABSTRACT | 第11页 |
第一章 绪论 | 第12-20页 |
1.1 课题研究背景 | 第12页 |
1.2 相关技术研究 | 第12-18页 |
1.2.1 指令控制技术的相关研究 | 第12-15页 |
1.2.2 低功耗技术的相关研究 | 第15-16页 |
1.2.3 验证方法的相关研究 | 第16-18页 |
1.3 本课题完成主要的工作 | 第18-19页 |
1.4 本文的组织结构 | 第19-20页 |
第二章 F-CX指控部件的功能与设计 | 第20-31页 |
2.1 指控部件整体结构与功能 | 第20-21页 |
2.2 取指部件结构与功能 | 第21-25页 |
2.2.1 PG站功能与设计 | 第22-23页 |
2.2.2 PS和PW站功能与设计 | 第23页 |
2.2.3 PR站功能与设计 | 第23-25页 |
2.3 派发部件结构与功能 | 第25-30页 |
2.4 本章小结 | 第30-31页 |
第三章 指控部件的低功耗设计优化 | 第31-38页 |
3.1 门控时钟优化技术 | 第31-35页 |
3.1.1 门控时钟技术 | 第31-33页 |
3.1.2 优化方案及实现 | 第33-34页 |
3.1.3 实验结果 | 第34-35页 |
3.2 信号门控优化技术 | 第35-36页 |
3.2.1 信号门控技术 | 第35页 |
3.2.2 优化方案及实现 | 第35-36页 |
3.2.3 实验结果 | 第36页 |
3.3 组合逻辑优化技术 | 第36-37页 |
3.3.1 组合逻辑优化技术 | 第36-37页 |
3.3.2 优化方案 | 第37页 |
3.3.3 实验结果 | 第37页 |
3.4 本章小结 | 第37-38页 |
第四章 指控部件的IFV验证 | 第38-64页 |
4.1 IFV相关技术研究 | 第38-41页 |
4.1.1 基于断言的验证方法 | 第38-39页 |
4.1.2 IFV简介 | 第39-40页 |
4.1.3 IFV验证原理 | 第40页 |
4.1.4 IFV实现流程 | 第40-41页 |
4.2 取指部件的IFV验证 | 第41-46页 |
4.2.1 取指部件的控制机制 | 第41-43页 |
4.2.2 IFV验证方案 | 第43-44页 |
4.2.3 验证方案的实现 | 第44-45页 |
4.2.4 验证结果 | 第45-46页 |
4.3 派发部件的IFV验证 | 第46-56页 |
4.3.1 派发部件的验证功能 | 第47-48页 |
4.3.2 IFV验证方案 | 第48页 |
4.3.3 模型的结构与设计 | 第48-52页 |
4.3.4 约束和断言的描述 | 第52-53页 |
4.3.5 验证结果 | 第53-56页 |
4.4 中断和异常部件的IFV验证 | 第56-63页 |
4.4.1 中断和异常部件的验证功能 | 第56-58页 |
4.4.2 约束的描述 | 第58页 |
4.4.3 断言的描述 | 第58-62页 |
4.4.4 验证结果 | 第62-63页 |
4.5 本章小结 | 第63-64页 |
结束语 | 第64-66页 |
论文总结 | 第64页 |
工作展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |
本人在学期间取得的学术成果 | 第70-71页 |
附录A | 第71-72页 |