摘要 | 第2-3页 |
Abstract | 第3页 |
第一章 绪论 | 第6-12页 |
1.1 课题意义以及直接扩频通信系统的优点 | 第6-8页 |
1.2 国内外研究动态 | 第8-10页 |
1.2.1 扩频技术的发展历史 | 第8-9页 |
1.2.2 扩频技术的发展趋势 | 第9-10页 |
1.3 FPGA特点及应用 | 第10-11页 |
1.4 本论文章节安排 | 第11页 |
1.5 本章小结 | 第11-12页 |
第二章 基于FPGA的BDPSK直接序列扩频系统收发机模型建立 | 第12-16页 |
2.1 BDPSK直接扩频系统收发机模型 | 第12-13页 |
2.2 本文采用的接收机模型及理论推导 | 第13-14页 |
2.3 本章小结 | 第14-16页 |
第三章 扩频码的同步方法及FPGA的实现研究 | 第16-30页 |
3.1 m序列的性质 | 第16-17页 |
3.2 基于PFGA器件实现的滑动相关捕获法结构 | 第17-18页 |
3.2.1 PN码捕获阶段的阈值计算方法 | 第18页 |
3.3 基于FPGA的PN码跟踪原理 | 第18-20页 |
3.4 Simulink模型搭建 | 第20-24页 |
3.4.1 PN码发生器模块的搭建 | 第21-22页 |
3.4.2 数字压控振荡器模块 | 第22页 |
3.4.3 数字环路滤波器设计 | 第22-23页 |
3.4.4 PN码捕获、跟踪环路模块 | 第23-24页 |
3.5 仿真测试 | 第24-26页 |
3.5.1 抗噪声性能仿真测试 | 第25-26页 |
3.6 FPGA硬件电路的搭建 | 第26-27页 |
3.7 硬件噪声性能测试 | 第27-28页 |
3.8 本章小结 | 第28-30页 |
第四章 扩频通信中的载波及位同步研究及实现 | 第30-39页 |
4.1 载波同步 | 第30-35页 |
4.1.1 Costas环载波同步 | 第30页 |
4.1.2 环路滤波器设计 | 第30-31页 |
4.1.3 传统Costas环结构 | 第31-32页 |
4.1.4 改进Costas环结构 | 第32-33页 |
4.1.5 改进Costas环的FPGA器件实现电路 | 第33-35页 |
4.2 位同步模块 | 第35-37页 |
4.2.1 位同步模块原理 | 第35页 |
4.2.2 位同步模块的FPGA实现 | 第35-36页 |
4.2.3 位同步模块性能测试 | 第36-37页 |
4.3 本章小结 | 第37-39页 |
第五章 基于FPGA的BDPSK扩频通信系统实现 | 第39-52页 |
5.1 数模转换模块 | 第39页 |
5.2 模数转换模块 | 第39-40页 |
5.3 数字控制振荡器(NCO) | 第40-41页 |
5.4 M序列发生器 | 第41页 |
5.5 差分编码与解码 | 第41-42页 |
5.6 发射端整体结构图 | 第42-43页 |
5.7 数字滤波器 | 第43-44页 |
5.8 RS232串口通信模块 | 第44-46页 |
5.8.1 发送端串口模块 | 第44-45页 |
5.8.2 接收端串口模块 | 第45-46页 |
5.9 系统抗噪声性能的测试分析 | 第46-47页 |
5.9.1 扩频前抗干扰能力测试 | 第46-47页 |
5.9.2 扩频后抗干扰能力测试 | 第47页 |
5.10 整合测试 | 第47-50页 |
5.10.1 字符串传输测试 | 第48-49页 |
5.10.2 图片文件传输测试 | 第49-50页 |
5.11 本章小结 | 第50-52页 |
第六章 全文总结 | 第52-54页 |
参考文献 | 第54-56页 |
攻读学位期间的研究成果 | 第56-58页 |
致谢 | 第58-59页 |