摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第10-14页 |
1.1 数字化雷达仿真的背景和研究意义 | 第10-11页 |
1.2 国内外研究的现状和发展趋势 | 第11-12页 |
1.3 论文的主要工作及内容安排 | 第12-14页 |
第2章 脉冲压缩技术的实现方法与比较 | 第14-20页 |
2.1 引言 | 第14页 |
2.2 脉冲压缩的原理 | 第14-16页 |
2.3 脉冲压缩的实现方法 | 第16-19页 |
2.4 本章小结 | 第19-20页 |
第3章 PD雷达的动目标检测 | 第20-32页 |
3.1 引言 | 第20页 |
3.2 动目标显示(MTI) | 第20-22页 |
3.3 动目标检测(MTD) | 第22-28页 |
3.4 恒虚警检测 | 第28-31页 |
3.5 本章小结 | 第31-32页 |
第4章 PD雷达信号处理仿真系统 | 第32-41页 |
4.1 引言 | 第32页 |
4.2 雷达回波信号的选择 | 第32-34页 |
4.3 数字下变频及脉冲压缩处理 | 第34-37页 |
4.4 动目标处理 | 第37-40页 |
4.4.1 动目标显示 | 第37-38页 |
4.4.2 动目标检测 | 第38-39页 |
4.4.3 CFAR处理 | 第39-40页 |
4.5 本章小结 | 第40-41页 |
第5章 PD雷达接收机的FPGA硬件实现 | 第41-64页 |
5.1 引言 | 第41页 |
5.2 数字化雷达接收机的硬件设计与实现 | 第41-47页 |
5.2.1 仿真系统的设计框图 | 第41-42页 |
5.2.2 系统电源电路的设计和FPGA配置电路 | 第42-43页 |
5.2.3 AD9480模块的配置电路 | 第43-44页 |
5.2.4 晶振和串口电路模块设计 | 第44-47页 |
5.3 PD雷达的FPGA实现 | 第47-63页 |
5.3.1 数字下变频和脉冲压缩的FPGA实现 | 第48-55页 |
5.3.2 MTI/MTD处理的FPGA实现 | 第55-58页 |
5.3.3 CFAR技术的FPGA实现及结果分析与对比 | 第58-63页 |
5.4 本章小结 | 第63-64页 |
结论 | 第64-66页 |
参考文献 | 第66-70页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第70-71页 |
致谢 | 第71页 |