摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第8-11页 |
1.1 课题的目的和意义 | 第8页 |
1.2 国内外发展情况 | 第8-10页 |
1.3 论文内容安排 | 第10-11页 |
第2章 数字相机自动曝光基本原理 | 第11-16页 |
2.1 图像亮度的决定因素 | 第11-12页 |
2.2 自动曝光实现方式 | 第12-13页 |
2.2.1 光学方式 | 第12页 |
2.2.2 电子学方式 | 第12-13页 |
2.3 自动曝光依据 | 第13-14页 |
2.3.1 中间亮度标准 | 第13页 |
2.3.2 图像熵 | 第13-14页 |
2.4 测光结果与曝光关系分析 | 第14页 |
2.5 本章小结 | 第14-16页 |
第3章 数字相机自动曝光技术 | 第16-23页 |
3.1 已有自动曝光技术 | 第16-19页 |
3.1.1 基于中间灰度自动曝光技术 | 第16-18页 |
3.1.2 基于亮度直方图自动曝光技术 | 第18页 |
3.1.3 其它自动曝光技术 | 第18-19页 |
3.2 基于图像熵的图像分区自动曝光技术 | 第19-22页 |
3.2.1 图像区域分割 | 第19-20页 |
3.2.2 依据图像熵选取目标区域 | 第20页 |
3.2.3 依据图像熵获得加权亮度及自动曝光时间参数 | 第20-22页 |
3.3 本章小结 | 第22-23页 |
第4章 系统硬件设计与实现 | 第23-41页 |
4.1 系统总体设计方案 | 第23-24页 |
4.2 数字相机选型 | 第24-25页 |
4.3 Camera Link图像采集单元设计 | 第25-31页 |
4.3.1 Camera Link接口 | 第25-28页 |
4.3.2 Camera Link接口硬件电路设计 | 第28-31页 |
4.4 FPGA图像采集处理单元设计 | 第31-35页 |
4.4.1 FPGA简介与开发流程 | 第31-32页 |
4.4.2 FPGA器件选型 | 第32-33页 |
4.4.3 FPGA硬件电路设计 | 第33-35页 |
4.5 SDRAM乒乓缓存单元设计 | 第35-37页 |
4.5.1 SDRAM器件选型 | 第35-36页 |
4.5.2 SDRAM乒乓缓存硬件电路设计 | 第36-37页 |
4.6 图像输出单元设计 | 第37-39页 |
4.6.1 VGA图像显示器件选型 | 第37页 |
4.6.2 VGA图像显示电路设计 | 第37-38页 |
4.6.3 图像输出电路设计 | 第38-39页 |
4.7 系统印刷电路板电磁兼容性考虑 | 第39-40页 |
4.8 本章小结 | 第40-41页 |
第5章 系统软件设计 | 第41-52页 |
5.1 系统整体软件设计 | 第41页 |
5.2 FPGA开发环境介绍 | 第41-42页 |
5.3 CCD相机数据采集模块设计 | 第42-46页 |
5.3.1 CCD相机串口初始化 | 第43-44页 |
5.3.2 CCD数据采集 | 第44-46页 |
5.4 FPGA自动曝光图像处理设计 | 第46-47页 |
5.5 SDRAM图像乒乓缓存设计 | 第47-49页 |
5.6 VGA图像输出显示设计 | 第49-51页 |
5.7 本章小结 | 第51-52页 |
第6章 系统调试与实验结果 | 第52-61页 |
6.1 系统板级搭建 | 第52-53页 |
6.2 CCD相机控制与采集时序 | 第53页 |
6.3 SDRAM乒乓缓存控制时序 | 第53-55页 |
6.4 VGA图像输出控制时序 | 第55-56页 |
6.5 基于图像熵的图像分区自动曝光技术结果分析 | 第56-60页 |
6.6 本章小结 | 第60-61页 |
总结与展望 | 第61-62页 |
参考文献 | 第62-64页 |
作者简介及在学期间所取得的科研成果 | 第64-65页 |
致谢 | 第65页 |