高性能片上线性稳压器模块的研究与设计
摘要 | 第3-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景与意义 | 第9页 |
1.2 国内外发展与研究现状 | 第9-12页 |
1.3 论文的主要内容及组织结构 | 第12-13页 |
第二章 片上线性稳压器模块的基本原理 | 第13-23页 |
2.1 片上线性稳压器模块的主要工作原理 | 第13-14页 |
2.2 片上线性稳压器模块的主要性能参数 | 第14-21页 |
2.2.1 电压降 | 第14-15页 |
2.2.2 负载调整率 | 第15页 |
2.2.3 负载瞬态响应 | 第15-18页 |
2.2.4 线性调整率 | 第18页 |
2.2.5 电源抑制比 | 第18-20页 |
2.2.6 相位裕度 | 第20-21页 |
2.2.7 静态电流 | 第21页 |
2.3 本章小结 | 第21-23页 |
第三章 片上线性稳压器模块的系统级设计 | 第23-32页 |
3.1 片上线性稳压器模块的设计指标 | 第23页 |
3.2 瞬态响应增强技术 | 第23-30页 |
3.2.1 常用负载瞬态响应增强技术 | 第24-27页 |
3.2.2 改进镜像结构的瞬态响应增强电路 | 第27-30页 |
3.3 片上线性稳压器的系统拓扑结构 | 第30-31页 |
3.4 本章小结 | 第31-32页 |
第四章 片上线性稳压器模块的电路设计 | 第32-53页 |
4.1 调整管、反馈电阻等尺寸的设计 | 第32-34页 |
4.1.1 调整管尺寸设计 | 第32-33页 |
4.1.2 反馈电阻与恒流源尺寸设计 | 第33-34页 |
4.2 误差放大器的设计 | 第34-39页 |
4.2.1 误差放大器的分析与设计 | 第34-35页 |
4.2.2 误差放大器的仿真 | 第35-39页 |
4.3 后级运放的设计 | 第39-42页 |
4.3.1 后级运放的分析与设计 | 第39-41页 |
4.3.2 后级运放的仿真 | 第41-42页 |
4.4 带隙基准和偏置电路的设计 | 第42-49页 |
4.4.1 带隙基准的基本原理 | 第42-44页 |
4.4.2 带隙基准和偏置电路结构 | 第44-47页 |
4.4.3 带隙基准的仿真 | 第47-49页 |
4.5 系统稳定性分析与设计 | 第49-52页 |
4.6 本章小结 | 第52-53页 |
第五章 片上线性稳压器模块的版图设计与后仿真 | 第53-63页 |
5.1 版图设计 | 第53-54页 |
5.2 整体后仿真 | 第54-62页 |
5.2.1 负载调整率的仿真 | 第54-56页 |
5.2.2 负载瞬态响应的仿真 | 第56-58页 |
5.2.3 线性调整率的仿真 | 第58-59页 |
5.2.4 电源抑制比的仿真 | 第59-60页 |
5.2.5 相位裕度的仿真 | 第60-61页 |
5.2.6 仿真参数对比 | 第61-62页 |
5.3 本章小结 | 第62-63页 |
第六章 芯片测试 | 第63-68页 |
6.1 芯片测试 | 第63-67页 |
6.2 本章小结 | 第67-68页 |
第七章 总结与展望 | 第68-70页 |
7.1 总结 | 第68-69页 |
7.2 展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-75页 |
附录:作者在攻读硕士学位期间发表的论文和专利 | 第75页 |