摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第1章 绪论 | 第8-14页 |
·课题背景及研究的目的和意义 | 第8-9页 |
·国内外在该方向的研究现状及分析 | 第9-13页 |
·信道编码技术的发展 | 第9-10页 |
·LDPC 码的发展概况 | 第10-13页 |
·本文的主要研究内容 | 第13-14页 |
第2章 LDPC 码概述 | 第14-21页 |
·LDPC 码的定义和表示 | 第14-17页 |
·LDPC 码的矩阵表示 | 第14-15页 |
·LDPC 码的Tanner 图表示 | 第15-16页 |
·LDPC 码的度数分布 | 第16-17页 |
·LDPC 码校验矩阵的构造 | 第17-18页 |
·校验矩阵的随机构造 | 第17页 |
·校验矩阵的结构化构造 | 第17-18页 |
·LDPC 码的编码 | 第18-19页 |
·LDPC 码的译码 | 第19-20页 |
·本章小结 | 第20-21页 |
第3章 LDPC 码的APP-BASED 译码算法研究 | 第21-42页 |
·LDPC 码的硬判决译码算法 | 第21-23页 |
·BF 译码算法 | 第21-22页 |
·WBF 译码算法 | 第22-23页 |
·LDPC 码的软判决译码算法 | 第23-39页 |
·概率BP 译码算法 | 第24-29页 |
·LLR BP 译码算法 | 第29-30页 |
·APP 算法 | 第30-31页 |
·BP-Based 算法与APP-Based 算法 | 第31-32页 |
·Normalized/Offset BP-Based 算法和APP-Based 算法 | 第32-33页 |
·改进的APP-Based 算法 | 第33-39页 |
·各种算法的译码复杂度比较 | 第39-40页 |
·本章小结 | 第40-42页 |
第4章 LDPC 码改进的APP-BASED 算法全并行译码器的设计与硬件实现 | 第42-56页 |
·全并行LDPC 码译码器的整体结构 | 第42-44页 |
·全并行LDPC 码译码器的子模块设计 | 第44-52页 |
·寄存器模块设计 | 第44-46页 |
·校验节点处理模块设计 | 第46-50页 |
·变量节点处理模块设计 | 第50页 |
·控制模块设计 | 第50-52页 |
·功能验证与性能分析 | 第52-54页 |
·本章小结 | 第54-56页 |
结论 | 第56-57页 |
参考文献 | 第57-60页 |
攻读硕士学位期间发表的论文及其它成果 | 第60-62页 |
致谢 | 第62页 |