小型高速采集存储测试系统的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1.绪论 | 第10-14页 |
| ·课题研究背景及意义 | 第10-11页 |
| ·国内外现状及发展趋势 | 第11-13页 |
| ·主要研究的内容及组织结构 | 第13-14页 |
| 2.理论研究及总体方案设计 | 第14-24页 |
| ·数据采集技术概述 | 第14页 |
| ·信号采集理论 | 第14-17页 |
| ·采样定理 | 第15页 |
| ·采样方式 | 第15-16页 |
| ·量化与编码 | 第16-17页 |
| ·高速信号采集的抗干扰技术 | 第17-20页 |
| ·抗干扰原则 | 第17-19页 |
| ·硬件抗干扰技术 | 第19-20页 |
| ·系统主要技术指标 | 第20-21页 |
| ·总体方案设计 | 第21-23页 |
| ·本章小结 | 第23-24页 |
| 3.硬件电路设计 | 第24-48页 |
| ·待测信号分析 | 第24页 |
| ·信号衰减 | 第24-27页 |
| ·示波器探头的频率特性 | 第25-27页 |
| ·系统衰减器的选择 | 第27页 |
| ·信号的差分化 | 第27-31页 |
| ·高速 ADC 模块 | 第31-36页 |
| ·AD9484 的性能特点 | 第31页 |
| ·SPI 配置 ADC | 第31-32页 |
| ·AD9484 输入时钟 | 第32-33页 |
| ·LVDS 数字信号输出 | 第33-34页 |
| ·AD9484 工作过程 | 第34-36页 |
| ·FPGA 及其配置方式 | 第36-42页 |
| ·FPGA 的主要特性 | 第37-38页 |
| ·配置方式的选择 | 第38-41页 |
| ·LVDS 端口 | 第41-42页 |
| ·存储模块 | 第42-47页 |
| ·存储器的选择 | 第42-43页 |
| ·SRAM 的工作原理 | 第43-47页 |
| ·电源模块 | 第47页 |
| ·本章小结 | 第47-48页 |
| 4.信号及电源完整性分析与设计 | 第48-57页 |
| ·在 PCB 中对差分对的仿真与处理 | 第48-55页 |
| ·仿真设置 | 第48-53页 |
| ·差分线的仿真 | 第53-54页 |
| ·差分线的布线 | 第54-55页 |
| ·电源的处理 | 第55-56页 |
| ·本章小节 | 第56-57页 |
| 5. FPGA 逻辑设计 | 第57-64页 |
| ·FPGA 开发流程 | 第57-58页 |
| ·功能描述 | 第58-59页 |
| ·各个子模块的实现 | 第59-63页 |
| ·PLL 锁相环模块 | 第59-61页 |
| ·LVDS 差分信号处理模块 | 第61页 |
| ·SRAM 读写模块 | 第61-63页 |
| ·本章小结 | 第63-64页 |
| 6.系统性能测试与验证 | 第64-68页 |
| ·系统操作测试流程 | 第64-65页 |
| ·试验数据分析 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 7.总结与展望 | 第68-70页 |
| ·总结 | 第68页 |
| ·展望 | 第68-70页 |
| 参考文献 | 第70-73页 |
| 攻读硕士学位期间发表的论文及参与的科研工作 | 第73-74页 |
| 致谢 | 第74-75页 |