首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速随机快闪模数转换器的研究与设计

摘要第1-6页
ABSTRACT第6-7页
致谢第7-10页
图表清单第10-13页
第一章 前言第13-20页
   ·研究背景及动机第13-18页
   ·研究内容与论文的结构第18-20页
第二章 模数转换器的概述第20-36页
   ·基本理论第20-28页
     ·量化第21-24页
     ·采样第24-28页
   ·ADC 的主要参数第28-36页
     ·静态参数第28-31页
     ·动态参数第31-36页
第三章 高速模数转换器的实现第36-54页
   ·高速 ADC 结构的选取第36页
   ·随机快闪 ADC 的拓扑结构第36-37页
   ·时间误差第37-43页
     ·采样时钟的抖动第37-38页
     ·时钟相位差与输入信号相位差第38-40页
     ·比较器的亚稳态第40-42页
     ·随机快闪 ADC 中的时间误差第42-43页
   ·比较器的非理想因素第43-49页
     ·回踢噪声第43-44页
     ·比较器的失调第44-45页
     ·失调的校准第45-49页
   ·编码电路第49-51页
   ·采样保持电路第51-54页
第四章 随机快闪 ADC 的设计第54-75页
   ·MOSFET 的匹配特性第54-55页
   ·比较器的设计第55-62页
     ·比较器的主要参数第55-57页
     ·比较器结构的选取第57-59页
     ·伪差分比较器失调的分析第59-62页
   ·编码器的设计第62-64页
   ·SF-ADC 的特性第64-69页
     ·传输特性第64-65页
     ·比较器个数的选择第65-67页
     ·SF-ADC 中 ENOB 的计算第67-69页
   ·随机快闪 ADC 的校准算法第69-73页
     ·几种校准算法第69-71页
     ·本文提出的校准算法第71-73页
   ·全数字随机快闪 ADC第73-75页
第五章 随机快闪 ADC 的电路结构及仿真第75-83页
   ·动态比较器的建模第75-78页
   ·整体电路仿真模型的搭建第78页
   ·仿真结果及分析第78-82页
   ·比较器的版图设计第82-83页
第六章 工作总结与展望第83-85页
   ·工作总结第83页
   ·展望第83-85页
参考文献第85-88页
攻读硕士学位期间发表的论文第88-89页

论文共89页,点击 下载论文
上一篇:采用PLM调制方法的Buck型LED驱动电路设计
下一篇:异构多核SoC中大点数FFT加速单元的实现