高速随机快闪模数转换器的研究与设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 致谢 | 第7-10页 |
| 图表清单 | 第10-13页 |
| 第一章 前言 | 第13-20页 |
| ·研究背景及动机 | 第13-18页 |
| ·研究内容与论文的结构 | 第18-20页 |
| 第二章 模数转换器的概述 | 第20-36页 |
| ·基本理论 | 第20-28页 |
| ·量化 | 第21-24页 |
| ·采样 | 第24-28页 |
| ·ADC 的主要参数 | 第28-36页 |
| ·静态参数 | 第28-31页 |
| ·动态参数 | 第31-36页 |
| 第三章 高速模数转换器的实现 | 第36-54页 |
| ·高速 ADC 结构的选取 | 第36页 |
| ·随机快闪 ADC 的拓扑结构 | 第36-37页 |
| ·时间误差 | 第37-43页 |
| ·采样时钟的抖动 | 第37-38页 |
| ·时钟相位差与输入信号相位差 | 第38-40页 |
| ·比较器的亚稳态 | 第40-42页 |
| ·随机快闪 ADC 中的时间误差 | 第42-43页 |
| ·比较器的非理想因素 | 第43-49页 |
| ·回踢噪声 | 第43-44页 |
| ·比较器的失调 | 第44-45页 |
| ·失调的校准 | 第45-49页 |
| ·编码电路 | 第49-51页 |
| ·采样保持电路 | 第51-54页 |
| 第四章 随机快闪 ADC 的设计 | 第54-75页 |
| ·MOSFET 的匹配特性 | 第54-55页 |
| ·比较器的设计 | 第55-62页 |
| ·比较器的主要参数 | 第55-57页 |
| ·比较器结构的选取 | 第57-59页 |
| ·伪差分比较器失调的分析 | 第59-62页 |
| ·编码器的设计 | 第62-64页 |
| ·SF-ADC 的特性 | 第64-69页 |
| ·传输特性 | 第64-65页 |
| ·比较器个数的选择 | 第65-67页 |
| ·SF-ADC 中 ENOB 的计算 | 第67-69页 |
| ·随机快闪 ADC 的校准算法 | 第69-73页 |
| ·几种校准算法 | 第69-71页 |
| ·本文提出的校准算法 | 第71-73页 |
| ·全数字随机快闪 ADC | 第73-75页 |
| 第五章 随机快闪 ADC 的电路结构及仿真 | 第75-83页 |
| ·动态比较器的建模 | 第75-78页 |
| ·整体电路仿真模型的搭建 | 第78页 |
| ·仿真结果及分析 | 第78-82页 |
| ·比较器的版图设计 | 第82-83页 |
| 第六章 工作总结与展望 | 第83-85页 |
| ·工作总结 | 第83页 |
| ·展望 | 第83-85页 |
| 参考文献 | 第85-88页 |
| 攻读硕士学位期间发表的论文 | 第88-89页 |