首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文

H.264/AVC标准中关键模块的FPGA设计研究

摘要第1-6页
ABSTRACT第6-11页
第一章 绪论第11-18页
   ·课题的研究背景第11页
   ·视频压缩编码标准发展历程第11-12页
   ·H.264 技术标准特点第12-13页
   ·研究现状与意义第13-15页
   ·开发工具与平台介绍第15-17页
     ·Virtex 5系列 FPGA 简介第15-16页
     ·Xilinx ISE 开发工具第16-17页
   ·论文的主要研究内容与结构第17-18页
     ·论文研究的主要内容第17页
     ·论文结构第17-18页
第二章 H.264 视频压缩编码标准介绍第18-26页
   ·视频压缩编码的基本概念第18-19页
   ·H.264/AVC 编解码器第19-25页
     ·图像与视频编码综述第19-20页
     ·H.264 / AVC 编解码原理第20-21页
     ·帧内预测第21-23页
     ·帧间预测第23-24页
     ·整形变换,量化第24页
     ·熵编码第24-25页
     ·去方块滤波器第25页
   ·本章小结第25-26页
第三章 整形变换与量化模块算法研究及其 FPGA 设计第26-49页
   ·综述第26-27页
   ·H.264 / AVC 中变换与量化的算法分析第27-38页
     ·离散余弦变换(DCT)第29-30页
     ·4×4残差数据的变换与量化(模块 0 15,18 25)第30-38页
   ·H.264/AVC 中整数变换及量化模块的 FPGA 设计第38-48页
     ·2-D 整形变换的 FPGA 设计第38-42页
     ·量化模块的 FPGA 设计第42-45页
     ·整形变换与量化系统仿真与实现第45-48页
   ·本章小结第48-49页
第四章 CAVLC 熵编码模块算法研究及其 FPGA 设计第49-80页
   ·主流视频熵编码算法第49页
   ·基于上下文的自适应可变长度编码( CAVLC )第49-50页
   ·CAVLC 的编码过程第50-55页
     ·重排序第50-51页
     ·编码非零系数的数目以及拖尾的数目( coeff _ token )第51-52页
     ·编码每个拖尾的符号( trailing _ ones _ sign _ flag )第52页
     ·编码除了拖尾外非零系数的幅值( level )第52-54页
     ·编码最后一个非零系数前零的个数( TotalZeros )第54-55页
     ·编码每个非零系数前零的个数( RunBefore )第55页
   ·CAVLC 编码过程实例第55-56页
   ·CAVLC 熵编码器的 FPGA 设计第56-74页
     ·CAVLC 熵编码器硬件结构设计第57-60页
     ·数据统计与预处理模块第60-64页
     ·coeff _ token 编码模块第64-66页
     ·level 编码模块第66-69页
     ·TotalZeros 编码模块第69-70页
     ·RunBefore 编码第70-71页
     ·码流整合模块第71-74页
   ·CAVLC 熵编码器的实验验证第74-77页
   ·综合仿真与实现第77-79页
   ·本章小结第79-80页
第五章 论文总结第80-81页
致谢第81-82页
参考文献第82-84页

论文共84页,点击 下载论文
上一篇:高效Turbo码及其在安全通信中的应用研究
下一篇:上海工商外国语职业学院大学生素质评价系统的设计与实现