闭环磁强计接口ASIC特性研究
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-14页 |
·课题背景 | 第8-9页 |
·国内外研究状况 | 第9-12页 |
·本课题研究目的及意义 | 第12页 |
·本课题研究内容 | 第12-14页 |
第2章 磁通门磁强计工作原理 | 第14-20页 |
·引言 | 第14页 |
·磁通门磁强计工作原理 | 第14-17页 |
·磁通门电路结构 | 第17-19页 |
·本章小结 | 第19-20页 |
第3章 磁通门系统建模与仿真 | 第20-33页 |
·引言 | 第20页 |
·开环磁通门系统的Simulink建模与仿真 | 第20-29页 |
·探头激励环节建模 | 第20-22页 |
·探头感应环节建模 | 第22-23页 |
·接口电路的建模 | 第23页 |
·开环系统模型仿真与分析 | 第23-29页 |
·闭环磁通门系统的Simulink建模与仿真 | 第29-32页 |
·闭环系统电路结构 | 第29-30页 |
·闭环磁系统建模 | 第30-31页 |
·闭环系统模型仿真与分析 | 第31-32页 |
·本章小结 | 第32-33页 |
第4章 磁通门系统电路实现 | 第33-44页 |
·引言 | 第33页 |
·双芯探头Hspice电学模型建模 | 第33-37页 |
·磁芯Hspice电学模型 | 第33-34页 |
·探头模型 | 第34-35页 |
·Hspice仿真结果 | 第35-37页 |
·激磁电路实现 | 第37-38页 |
·接口电路各模块实现 | 第38-43页 |
·前置放大电路实现 | 第38-39页 |
·带通滤波电路实现 | 第39-40页 |
·相敏解调电路实现 | 第40-42页 |
·低通滤波电路实现 | 第42页 |
·反馈环节 | 第42页 |
·系统整体仿真 | 第42-43页 |
·本章小结 | 第43-44页 |
第5章 磁通门版图实现及性能测试 | 第44-51页 |
·引言 | 第44页 |
·磁通门系统版图实现 | 第44-47页 |
·抗噪声设计 | 第44页 |
·抗闩锁设计 | 第44-45页 |
·静电保护设计 | 第45-46页 |
·磁通门系统整体版图设计 | 第46-47页 |
·磁通门测试系统 | 第47-48页 |
·磁通门系统测试结果 | 第48-50页 |
·系统各部分波形图 | 第48-49页 |
·磁通门系统测试结果 | 第49-50页 |
·本章小节 | 第50-51页 |
结论 | 第51-52页 |
参考文献 | 第52-55页 |
攻读学位期间发表的学术论文 | 第55-57页 |
致谢 | 第57页 |