地震观测传感器的数字通信专用芯片的研制
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 1 引言 | 第7-13页 |
| ·地震台网中的通信系统 | 第7-8页 |
| ·模拟信号传输方式 | 第8-9页 |
| ·数字信号传输方式 | 第9-10页 |
| ·数字通信专用芯片 | 第10-11页 |
| ·国内外研究动态 | 第11-12页 |
| ·研究的目的和意义 | 第12-13页 |
| 2 系统的架构设计 | 第13-19页 |
| ·系统功能 | 第13-14页 |
| ·系统的架构 | 第14页 |
| ·芯片管脚定义 | 第14-15页 |
| ·通信协议设计 | 第15-17页 |
| ·可访问片内的地址空间 | 第17-19页 |
| 3 CPU 接口和FIFO 的设计 | 第19-25页 |
| ·CPU 并行接口 | 第19-20页 |
| ·异步FIFO 的设计 | 第20-25页 |
| 4 信道的检错纠错编码 | 第25-52页 |
| ·编码的基本理论 | 第25-26页 |
| ·常见的几种检错纠错码 | 第26-36页 |
| ·CRC 编解码 | 第36-38页 |
| ·RS 编解码 | 第38-46页 |
| ·交织和解交织 | 第46-52页 |
| 5 基带编解码和电缆收发电路 | 第52-59页 |
| ·MILLER 基带编解码 | 第52-56页 |
| ·传输电缆接口设计 | 第56-59页 |
| 6 主控制模块和CPU 编程 | 第59-63页 |
| ·主控制模块 | 第59-62页 |
| ·芯片的驱动程序设计 | 第62-63页 |
| 7 芯片的实现和测试 | 第63-71页 |
| ·通用的ASIC 设计流程 | 第63-64页 |
| ·芯片验证 | 第64-67页 |
| ·版图设计 | 第67-69页 |
| ·芯片测试 | 第69-71页 |
| 8 总结和展望 | 第71-73页 |
| ·总结 | 第71-72页 |
| ·展望 | 第72-73页 |
| 附录 | 第73-83页 |
| 参考文献 | 第83-86页 |
| 发表文章 | 第86-87页 |
| 致谢 | 第87页 |