锁相频率合成分频技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-17页 |
·概述 | 第8-10页 |
·锁相式频率合成器的指标要求 | 第10-11页 |
·锁相式频率合成器的现状与发展 | 第11-15页 |
·锁相式频率合成器面临的问题 | 第15-16页 |
·本论文研究内容和章节安排 | 第16-17页 |
第二章 锁相频率合成器总体方案设计 | 第17-32页 |
·锁相频率合成器设计需求 | 第17-20页 |
·锁相频率合成器方案设计 | 第20-25页 |
·锁相环中的其他电路设计 | 第25-32页 |
·鉴相器的设计 | 第25-27页 |
·环路滤波器的设计 | 第27-29页 |
·压控振荡器的设计 | 第29-30页 |
·锁相环的噪声分析与设计 | 第30-32页 |
第三章 吞脉冲分频技术的设计与实现 | 第32-37页 |
·吞脉冲分频技术概述 | 第32-34页 |
·吞脉冲分频技术的设计与实现 | 第34-37页 |
第四章 Σ-△ 调制分频技术的设计与实现 | 第37-52页 |
·Σ-△ 调制技术 | 第37-43页 |
·Σ-△ 调制原理 | 第37-39页 |
·Σ-△调制器噪声整形 | 第39-41页 |
·Σ-△调制器的结构 | 第41-43页 |
·三阶Σ-△ 调制器的算法原理 | 第43-45页 |
·Σ-△ 调制器的设计与实现 | 第45-52页 |
·一阶Σ-△ 调制器的设计与实现 | 第46-49页 |
·三阶Σ-△ 调制器的设计与实现 | 第49-52页 |
第五章 硬件调试及分析 | 第52-59页 |
·吞脉冲分频电路的测试与分析 | 第52-53页 |
·Σ-△ 调制分频电路的测试与分析 | 第53-57页 |
·小结 | 第57-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-62页 |
攻硕期间取得的研究成果 | 第62-63页 |