| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·研究的现状及意义 | 第9-10页 |
| ·课题背景 | 第10-11页 |
| ·课题的主要工作内容 | 第11-13页 |
| 第二章 遥测自跟踪系统总体 | 第13-17页 |
| ·遥测自跟踪系统介绍 | 第13-14页 |
| ·系统组成及工作原理 | 第14-16页 |
| ·系统组成 | 第14页 |
| ·工作原理 | 第14-16页 |
| ·系统的主要技术指标 | 第16-17页 |
| 第三章 信号处理硬件平台的设计 | 第17-28页 |
| ·设计目的 | 第17页 |
| ·信号处理平台与外部设备接口 | 第17-18页 |
| ·信号处理硬件平台的实现 | 第18-26页 |
| ·数据采集设备 | 第18-21页 |
| ·IPC5372-2 开关量输入卡 | 第21-22页 |
| ·信号处理机 | 第22-23页 |
| ·自检信号发生电路 | 第23-26页 |
| ·系统整体调试 | 第26-28页 |
| 第四章 位同步原理 | 第28-34页 |
| ·同步的概念 | 第28页 |
| ·位同步的方法 | 第28-31页 |
| ·插入导频法 | 第29-30页 |
| ·直接法 | 第30-31页 |
| ·位同步的性能指标 | 第31-34页 |
| ·相位误差θe | 第31页 |
| ·同步建立时间t_s | 第31-32页 |
| ·同步保持时间t_c | 第32-33页 |
| ·同步带宽Δfs | 第33-34页 |
| 第五章 锁相环法位同步方法的设计与实现 | 第34-50页 |
| ·数字锁相法 | 第34-38页 |
| ·微分整流鉴相器 | 第35-36页 |
| ·同相正交积分鉴相器 | 第36-38页 |
| ·其他锁相环法 | 第38页 |
| ·硬件与软件开发工具 | 第38-39页 |
| ·数字锁相环法位同步模块设计 | 第39-45页 |
| ·通用子模块 | 第39-42页 |
| ·微分整流型模块设计 | 第42-43页 |
| ·同相正交积分型模块设计 | 第43-45页 |
| ·位同步模块的FPGA 实现与仿真验证 | 第45-50页 |
| ·微分整流型数字锁相环位同步的仿真验证 | 第46-47页 |
| ·同相正交积分型数字锁相环位同步仿真验证 | 第47-48页 |
| ·性能分析 | 第48-50页 |
| 第六章 PCI 总线从模式接口模块设计与实现 | 第50-74页 |
| ·PCI 局部总线简介 | 第50-58页 |
| ·PCI 总线结构 | 第50-51页 |
| ·PCI 总线信号 | 第51-52页 |
| ·PCI 总线操作 | 第52-58页 |
| ·PCI 从模式接口总体设计 | 第58-61页 |
| ·功能描述 | 第58-59页 |
| ·接口定义 | 第59-61页 |
| ·结构设计 | 第61页 |
| ·PCI 从模式接口各功能子模块实现 | 第61-66页 |
| ·配置空间读写子模块实现 | 第61-63页 |
| ·基地址校验子模块实现 | 第63页 |
| ·奇偶校验子模块实现 | 第63-64页 |
| ·等待与重试计数子模块实现 | 第64页 |
| ·读写交易状态机子模块实现 | 第64-66页 |
| ·从设备逻辑控制模块实现 | 第66-71页 |
| ·逻辑接口子模块实现 | 第66-67页 |
| ·写存储器控制子模块实现 | 第67-68页 |
| ·读存储器控制子模块实现 | 第68-71页 |
| ·仿真测试 | 第71-74页 |
| ·仿真方法 | 第71页 |
| ·仿真结果 | 第71-73页 |
| ·仿真结论 | 第73-74页 |
| 第七章 基于PCI 接口的位同步器板卡的设计与实现 | 第74-87页 |
| ·测试卡的设计 | 第74-75页 |
| ·功能要求 | 第74页 |
| ·系统设计 | 第74-75页 |
| ·系统结构 | 第75页 |
| ·硬件实现 | 第75-78页 |
| ·各组成部分及器件的选用 | 第75-76页 |
| ·板卡的注意事项 | 第76-77页 |
| ·PCB 硬件实现 | 第77-78页 |
| ·板卡的测试 | 第78-87页 |
| ·测试方法 | 第79-80页 |
| ·测试结果 | 第80-85页 |
| ·测试结论 | 第85-87页 |
| 第八章 总结 | 第87-88页 |
| 参考文献 | 第88-89页 |
| 致谢 | 第89-90页 |
| 攻硕期间取得的研究成果 | 第90页 |