孤立词汇语音识别IP软核设计技术研究
| 第一章 绪论 | 第1-19页 |
| ·语音识别技术及其专用电路发展 | 第12-14页 |
| ·IP与SOC芯片设计 | 第14-16页 |
| ·SOC芯片及其优点 | 第14页 |
| ·SOC设计原则 | 第14-15页 |
| ·IP的定义和分类 | 第15-16页 |
| ·课题的来源、研究目的、意义 | 第16-17页 |
| ·课题的来源 | 第16页 |
| ·研究目的 | 第16-17页 |
| ·课题的意义 | 第17页 |
| ·本文的结构 | 第17-19页 |
| 第二章 基于IP复用的SOC设计方法 | 第19-27页 |
| ·IP核概述 | 第19-20页 |
| ·IP核的定义 | 第19页 |
| ·IP核评价方法及IP产业分工 | 第19-20页 |
| ·国际IP标准化组织VSIA与IP核的标准化 | 第20-21页 |
| ·VSIA组织简介 | 第20页 |
| ·VSIA标准对IP产业的作用 | 第20-21页 |
| ·可重用的IP设计方法 | 第21-25页 |
| ·系统功能划分 | 第22页 |
| ·软硬核的设计 | 第22-24页 |
| ·SOC系统集成 | 第24页 |
| ·SOC集成验证 | 第24-25页 |
| ·SOC设计的相关理论与技术 | 第25-26页 |
| ·SOC设计发展趋势 | 第26-27页 |
| 第三章 语音识别算法分析 | 第27-45页 |
| ·语音信号的产生机理及其数字模型 | 第27-30页 |
| ·语音信号的短时数字特征 | 第30-32页 |
| ·语音信号的线性预测(LPC)分析 | 第32-35页 |
| ·基于VQ的语音识别算法 | 第35-42页 |
| ·VQ语音识别的基本原理 | 第35-39页 |
| ·端点检测 | 第39-40页 |
| ·语音信号加窗 | 第40页 |
| ·LPC特征参数提取 | 第40-42页 |
| ·改进的随机法选择初始码字 | 第42页 |
| ·LBG算法形成最终码本 | 第42-43页 |
| ·VQ识别 | 第43-45页 |
| 第四章:语音识别的数字电路设计 | 第45-68页 |
| ·在本设计中采用的设计方法 | 第45-47页 |
| ·“自顶向下”的多层次结构的电路设计方法 | 第45页 |
| ·状态机的建模 | 第45-47页 |
| ·语音识别IP软核的层次结构划分 | 第47-51页 |
| ·语音识别算法流程 | 第47-48页 |
| ·信号定义和说明 | 第48-49页 |
| ·系统硬件结构划分 | 第49-50页 |
| ·存储器空间定义 | 第50-51页 |
| ·端点检测模块的设计 | 第51-54页 |
| ·端点解测模块的信号定义和描述 | 第51页 |
| ·端点检测模块的状态机设计 | 第51-54页 |
| ·端点检测模块的仿真 | 第54页 |
| ·似然比距离计算模块 | 第54-57页 |
| ·信号定义和描述 | 第55-56页 |
| ·似然比距离主状态机设计 | 第56-57页 |
| ·自相关系数提取模块的设计 | 第57-58页 |
| ·信号定义和描述 | 第57页 |
| ·自相关系数模块的主状态机设计 | 第57-58页 |
| ·LPC参数提取模块的设计 | 第58-60页 |
| ·信号定义和描述 | 第59页 |
| ·状态机设计 | 第59-60页 |
| ·存储器接口模块 | 第60-62页 |
| ·控制模块的设计 | 第62-63页 |
| ·信号定义和描述 | 第62页 |
| ·状态机设计 | 第62-63页 |
| ·位无符号数定点除法器的设计 | 第63-64页 |
| ·设计验证与实验 | 第64-68页 |
| ·测试平台 | 第64-66页 |
| ·实验数据 | 第66-68页 |
| 第五章 总结与展望 | 第68-69页 |
| ·论文的工作总结 | 第68页 |
| ·进一步工作的展望 | 第68-69页 |
| 参考文献 | 第69-71页 |