基于虚拟仪器技术的逻辑分析仪的研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 绪论 | 第8-10页 |
| ·数据域及数据域测试 | 第8页 |
| ·虚拟仪器技术 | 第8页 |
| ·课题研究意义 | 第8-9页 |
| ·本论文研究的内容 | 第9-10页 |
| 第二章 逻辑分析仪与虚拟仪器 | 第10-17页 |
| ·逻辑分析仪技术 | 第10-12页 |
| ·逻辑分析仪的发展 | 第10页 |
| ·逻辑分析仪技术简介 | 第10-12页 |
| ·虚拟仪器概述 | 第12-14页 |
| ·虚拟仪器基本概念 | 第12页 |
| ·虚拟仪器系统构成 | 第12-13页 |
| ·虚拟仪器特点 | 第13-14页 |
| ·发展趋势 | 第14页 |
| ·虚拟仪器软件开发 | 第14-15页 |
| ·VPP规范 | 第14页 |
| ·虚拟仪器软件系统框架 | 第14-15页 |
| ·虚拟仪器的软件开发平台 | 第15页 |
| ·本章结语 | 第15-17页 |
| 第三章 逻辑分析仪的研制 | 第17-31页 |
| ·逻辑分析仪的工作原理 | 第17页 |
| ·逻辑分析仪需求分析 | 第17-18页 |
| ·基本功能与主要技术指标 | 第17-18页 |
| ·系统特色 | 第18页 |
| ·方案论证 | 第18-19页 |
| ·系统结构的方案论证 | 第18页 |
| ·软件开发平台的选择 | 第18-19页 |
| ·逻辑分析仪系统结构 | 第19-20页 |
| ·硬件模块 | 第20-29页 |
| ·处理器及存储器模块 | 第20-21页 |
| ·时钟发生模块 | 第21-23页 |
| ·电平转换模块 | 第23-24页 |
| ·数据存储模块 | 第24-26页 |
| ·触发控制模块 | 第26页 |
| ·PC接口模块 | 第26-27页 |
| ·电源模块 | 第27-28页 |
| ·看门狗及复位电路 | 第28页 |
| ·探头对测量的影响及探头的选择 | 第28-29页 |
| ·驱动软件设计 | 第29-30页 |
| ·本章结语 | 第30-31页 |
| 第四章 系统CPLD设计与仿真 | 第31-42页 |
| ·时钟选择电路 | 第31页 |
| ·主要触发模块的设计 | 第31-35页 |
| ·简单触发 | 第31-32页 |
| ·计数触发 | 第32页 |
| ·序列触发 | 第32-34页 |
| ·不跟踪延迟触发 | 第34页 |
| ·跟踪延迟触发 | 第34-35页 |
| ·触发滤波 | 第35页 |
| ·触发模块的仿真 | 第35-41页 |
| ·简单触发仿真 | 第35-36页 |
| ·计数触发仿真 | 第36-37页 |
| ·序列触发仿真 | 第37-39页 |
| ·不跟踪延迟触发仿真 | 第39页 |
| ·跟踪延迟触发仿真 | 第39-41页 |
| ·本章结语 | 第41-42页 |
| 第五章 逻辑分析仪软件设计 | 第42-50页 |
| ·LabWindows/CVI编程技术 | 第42-43页 |
| ·简介 | 第42页 |
| ·LabWindows/CVI基本程序结构 | 第42-43页 |
| ·PC端应用软件框架 | 第43页 |
| ·PC端软件功能 | 第43-44页 |
| ·软面板的设计 | 第44页 |
| ·主程序 | 第44-45页 |
| ·仪器驱动程序 | 第45-46页 |
| ·PC端通讯软件设计 | 第46-49页 |
| ·LabWindows/CVI串口编程介绍 | 第46-47页 |
| ·通讯协议 | 第47-49页 |
| ·本章结语 | 第49-50页 |
| 第六章 结束语 | 第50-51页 |
| ·结论 | 第50页 |
| ·建议 | 第50-51页 |
| 致谢 | 第51-52页 |
| 参考文献 | 第52-53页 |
| 作者在学期间发表论文清单 | 第53页 |