电力载波扩频数传机的设计
第一章 引言 | 第1-11页 |
·对中低压配电网应用技术研究的意义 | 第8-9页 |
·国内外研究现状 | 第9页 |
·本文研究的具体内容、意义和课题来源 | 第9-11页 |
第二章 扩频数传机理论仿真及性能分析 | 第11-34页 |
·系统构成 | 第11-12页 |
·系统各模块工作原理 | 第12-19页 |
·发送端 | 第12-17页 |
·扩频模块 | 第12-14页 |
·成形滤波模块 | 第14-16页 |
·BPSK调制模块 | 第16-17页 |
·接收端 | 第17-19页 |
·相关解调模块 | 第17-18页 |
·判决模块 | 第18-19页 |
·系统建模 | 第19-25页 |
·系统结构 | 第19-20页 |
·随机信号源的选取 | 第20页 |
·扩频模块 | 第20-21页 |
·脉冲成形滤波模块 | 第21-22页 |
·BPSK调制模块 | 第22-23页 |
·相关解调模块 | 第23-24页 |
·判决模块 | 第24-25页 |
·信道模块 | 第25页 |
·系统各级信号分析 | 第25-33页 |
·扩频前后频谱分析 | 第25-26页 |
·脉冲成形滤波前后信号分析 | 第26-28页 |
·BPSK调制后信号分析 | 第28-30页 |
·相关解调后信号分析 | 第30-31页 |
·判决模块中的信号分析 | 第31-33页 |
·系统性能仿真及结果分析 | 第33-34页 |
第三章 扩频数传机的实现 | 第34-70页 |
·系统构成及器件选型 | 第34-37页 |
·系统构成 | 第34页 |
·器件选型 | 第34-37页 |
·FPGA的选型 | 第34-36页 |
·系统其他器件的选型 | 第36-37页 |
·FPGA设计实现 | 第37-67页 |
·FPGA的顶层结构 | 第37-38页 |
·时钟模块 | 第38-39页 |
·串口模块 | 第39-44页 |
·比特率设置模块 | 第40页 |
·串口发送模块 | 第40-42页 |
·串口接收模块 | 第42-43页 |
·接收缓存模块 | 第43-44页 |
·数字输入模拟输出模块 | 第44页 |
·模拟输入数字输出模块 | 第44-47页 |
·字节恢复模块 | 第45页 |
·FIFO模块 | 第45-46页 |
·读写信号发生模块 | 第46-47页 |
·模拟输出模块 | 第47-58页 |
·扩频模块 | 第47-48页 |
·脉冲成形、BPSK调制模块 | 第48-58页 |
·模拟输入模块 | 第58-65页 |
·数据输入模块 | 第58页 |
·相关解调模块 | 第58-63页 |
·比特产生模块 | 第63-65页 |
·同步模块 | 第65-67页 |
·电路设计 | 第67-68页 |
·原理图设计 | 第67-68页 |
·PCB板设计 | 第68页 |
·系统功能测试 | 第68-70页 |
第四章 结论 | 第70-71页 |
参考文献 | 第71-74页 |
致谢 | 第74-75页 |
附录 | 第75-81页 |
个人简历 | 第81页 |