摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-13页 |
·课题背景及研究意义 | 第9-10页 |
·国内外相关领域的研究状况及趋势 | 第10-12页 |
·扩频通信技术的发展状况 | 第10-11页 |
·FPGA 用于开发扩频通信系统发展状况 | 第11-12页 |
·本文主要研究内容 | 第12-13页 |
第2章 扩频通信系统技术基础 | 第13-18页 |
·扩频通信系统基本概念 | 第13-14页 |
·扩频通信系统的分类 | 第13页 |
·扩频通信理论依据 | 第13-14页 |
·扩频通信系统的基本模型 | 第14-15页 |
·调制解调技术 | 第15-16页 |
·伪随机序列码 | 第16-18页 |
第3章 直接序列扩频通信总体设计 | 第18-23页 |
·直接序列扩频通信总体设计方案 | 第18-20页 |
·系统的同步问题 | 第20-21页 |
·各部分在实现过程中的位置及关系 | 第21页 |
·仿真平台编程工具的选取 | 第21-23页 |
第4章 直接序列扩频发送模块设计与实现 | 第23-39页 |
·m 序列发生器模块 | 第23-30页 |
·直接序列扩频通信中扩频码序列的选择 | 第23-24页 |
·系统中扩频码序列实现抗干扰和通信双方相互识别的依据 | 第24页 |
·系统扩频序列实现相互识别的原理 | 第24-25页 |
·系统中m 序列和码长的确定 | 第25-26页 |
·m 序列的产生 | 第26-30页 |
·信息帧模块的设计 | 第30-33页 |
·数字通信中的帧结构 | 第30-31页 |
·帧结构的选择 | 第31-32页 |
·32 位帧结构的实现 | 第32-33页 |
·信息的扩频调制模块的设计 | 第33-34页 |
·QDPSK 调制的码变换模块的设计与实现 | 第34-36页 |
·发送模块的整体构成 | 第36-39页 |
·m 序列产生器与扩频调制的顶层综合程序 | 第36-37页 |
·信息封装成帧结构并进行扩频调制的顶层综合模块 | 第37-39页 |
第5章 直接序列扩频接收模块设计与实现 | 第39-50页 |
·码反变换模块 | 第39-41页 |
·位同步模块的设计与实现 | 第41-43页 |
·滤波法 | 第41页 |
·锁相法 | 第41-42页 |
·位同步的实现方案 | 第42-43页 |
·解扩频模块 | 第43-49页 |
·解扩频原理 | 第43-44页 |
·m 序列的同步 | 第44页 |
·m 序列的同步与解扩频综合实现的方案 | 第44-49页 |
·帧同步模块的设计与实现 | 第49-50页 |
第6章 直接序列扩频综合调试仿真 | 第50-54页 |
总结与展望 | 第54-56页 |
1.本文研究工作总结 | 第54页 |
2.研究展望 | 第54-56页 |
参考文献 | 第56-59页 |
附录A 攻读学位期间发表的论文 | 第59-60页 |
附录B 攻读学位期间参加的科研项目 | 第60-61页 |
附录C 部分源代码及波形仿真图 | 第61-78页 |
致谢 | 第78页 |