超宽带同步技术研究和基于FPGA的同步器实现
| 中文摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 引言 | 第8-13页 |
| ·课题的意义 | 第8-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·课题研究内容 | 第11页 |
| ·论文结构 | 第11-13页 |
| 第二章 UWB 通信系统基础 | 第13-24页 |
| ·UWB 的定义 | 第13页 |
| ·UWB 信号模型 | 第13-15页 |
| ·脉冲波形 | 第13-14页 |
| ·UWB 调制方式 | 第14-15页 |
| ·UWB 信道模型[1] | 第15-17页 |
| ·DS-UWB 同步技术 | 第17-22页 |
| ·最大似然定时估计方法 | 第18页 |
| ·基于污染模板信号的同步方法 | 第18-19页 |
| ·串行的滑动相关捕获方法 | 第19-20页 |
| ·多积分并行滑动相关捕获方法 | 第20页 |
| ·DS-UWB 中的自适应捕获方法 | 第20-22页 |
| ·本章小结 | 第22-24页 |
| 第三章 DS-UWB 系统中改进的自适应算法 | 第24-33页 |
| ·系统模型描述 | 第24-26页 |
| ·ZCZ 序列集的构造及运用 | 第26-30页 |
| ·ZCZ 序列集的构造 | 第27-29页 |
| ·具体运用及实现 | 第29-30页 |
| ·性能与仿真分析 | 第30-31页 |
| ·本章小结 | 第31-33页 |
| 第四章 FPGA 开发基础 | 第33-39页 |
| ·FPGA 简介 | 第33-36页 |
| ·FPGA 基本组成 | 第33-34页 |
| ·FPGA 设计流程 | 第34-35页 |
| ·FPGA 开发环境 | 第35-36页 |
| ·DSP Builder 及其设计流程 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 第五章 基于FPGA 的同步器实现 | 第39-54页 |
| ·同步器硬件实现方案分析 | 第39-41页 |
| ·基于ZCZ 序列的帧同步 | 第41-45页 |
| ·帧同步 | 第41页 |
| ·帧同步码 | 第41-42页 |
| ·帧同步捕获方法 | 第42-44页 |
| ·基于ZCZ 序列的快速同步识别器 | 第44-45页 |
| ·FPGA 实现方案 | 第45-46页 |
| ·帧同步器的DSP Builder 设计 | 第46-48页 |
| ·模型建立 | 第46-48页 |
| ·Simulink 仿真 | 第48页 |
| ·硬件仿真 | 第48-53页 |
| ·SignalCompiler 的自动流程 | 第48-50页 |
| ·HIL 仿真 | 第50-53页 |
| ·本章小结 | 第53-54页 |
| 第六章 结束语 | 第54-55页 |
| 参考文献 | 第55-57页 |
| 攻读硕士学位期间公开发表的论文 | 第57-58页 |
| 致谢 | 第58-59页 |