基于高性能DSP的故障录波设备设计
摘要 | 第1-8页 |
Abstract | 第8-11页 |
第一章 绪论 | 第11-16页 |
·引言 | 第11页 |
·故障录波设备功能概述 | 第11-13页 |
·国内外故障录波发展状况 | 第13-14页 |
·基于高性能DSP故障录波器的研究背景和意义 | 第14-15页 |
·论文主要研究内容和章节安排 | 第15-16页 |
第二章 高性能故障录波装置设计方案综述 | 第16-24页 |
·电力系统对故障记录的基本要求 | 第16-19页 |
·故障录波设备性能要求 | 第16-17页 |
·故障数据记录要求 | 第17-18页 |
·故障数据记录格式 | 第18-19页 |
·新型故障录波设备综述 | 第19-23页 |
·传统故障录波设备硬件架构 | 第19-20页 |
·基于高性能DSP的新型方案 | 第20-23页 |
·本章小结 | 第23-24页 |
第三章 CPLD独立数据采集模块设计 | 第24-36页 |
·数据采集板结构 | 第24-25页 |
·模拟量采集 | 第25-30页 |
·信号滤波电路 | 第25-26页 |
·A/D转换电路 | 第26-29页 |
·双口RAM存储电路 | 第29-30页 |
·开关量采集 | 第30-31页 |
·CPLD技术应用 | 第31-35页 |
·CPLD器件EPM7128 简介 | 第31页 |
·采样板CPLD程序设计 | 第31-33页 |
·CPLD部分程序 | 第33-35页 |
·本章小结 | 第35-36页 |
第四章 高性能DSP数据处理模块 | 第36-51页 |
·TMS320C6713 简介 | 第36-38页 |
·数据处理模块结构 | 第38-42页 |
·TMS320C6713 外部存储器电路 | 第38-40页 |
·TMS320C6713 外部中断电路 | 第40-41页 |
·GPS对时电路 | 第41-42页 |
·DSP采集处理程序设计流程 | 第42-44页 |
·故障数据处理算法分析 | 第44-49页 |
·故障启动算法 | 第44-45页 |
·故障模式判别 | 第45-46页 |
·故障定位算法 | 第46-49页 |
·本章小结 | 第49-51页 |
第五章 基于ARM数据通信系统设计方案 | 第51-67页 |
·以太网(Ethernet)在录波中的应用 | 第51-52页 |
·通信模块设计 | 第52-58页 |
·网络芯片硬件电路设计 | 第52-54页 |
·RTL8019AS驱动实现 | 第54-58页 |
·ARM嵌入式网络层IP协议的实现 | 第58-59页 |
·ARM嵌入式传输层UDP协议的实现 | 第59-61页 |
·基于IEC61850 标准应用层实现 | 第61-66页 |
·IEC61850 标准MMS映射的建立 | 第61-62页 |
·IEC61850 标准录波通信系统建模 | 第62-64页 |
·ASCI类到MMS的映射实现 | 第64-65页 |
·数据传输实现 | 第65-66页 |
·本章小结 | 第66-67页 |
结论 | 第67-68页 |
参考文献 | 第68-71页 |
攻读硕士学位期间取得的研究成果 | 第71-72页 |
致谢 | 第72页 |