摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 应用背景 | 第15页 |
1.2 国内外同类课题研究现状及发展历程 | 第15-16页 |
1.3 选题的目的、意义、要完成的工作和预期结果 | 第16-17页 |
1.4 拟采用的研究方案和要解决的关键技术问题 | 第17-18页 |
1.5 研究内容及工作安排 | 第18-19页 |
第二章 北斗GPS双模定位接收机总体方案 | 第19-33页 |
2.1 总体方案 | 第19-20页 |
2.1.1 卫星导航基本原理 | 第19页 |
2.1.2 接收机组成 | 第19页 |
2.1.3 结构方案 | 第19-20页 |
2.2 研制方案 | 第20-33页 |
2.2.1 天线模块 | 第20-21页 |
2.2.2 射频模块 | 第21-22页 |
2.2.3 基带单元 | 第22-31页 |
2.2.4 显控单元 | 第31-32页 |
2.2.5 电源模块 | 第32-33页 |
第三章 北斗GPS双模定位接收机基带硬件设计与实现 | 第33-43页 |
3.1 AD采样单元设计 | 第33-35页 |
3.1.1 AD采样单元硬件设计要求 | 第33页 |
3.1.2 AD采样单元硬件器件选型及设计实现 | 第33-35页 |
3.2 FPGA单元硬件设计 | 第35-37页 |
3.2.1 FPGA单元硬件设计要求 | 第35页 |
3.2.2 FPGA单元硬件设计实现 | 第35-37页 |
3.3 DSP单元硬件设计 | 第37-39页 |
3.3.1 DSP单元硬件设计要求 | 第37-38页 |
3.3.2 DSP单元硬件设计实现 | 第38-39页 |
3.4 电源单元设计 | 第39-41页 |
3.4.1 电源单元硬件设计要求 | 第39页 |
3.4.2 电源单元硬件设计实现 | 第39-41页 |
3.5 JTAG接口设计 | 第41-43页 |
第四章 北斗GPS双模定位接收机基带软件设计与实现 | 第43-81页 |
4.1 基带软件整体设计 | 第43-45页 |
4.2 FPGA部分软件设计 | 第45-52页 |
4.2.1 FPGA顶层设计 | 第45页 |
4.2.2 AD接口模块 | 第45页 |
4.2.3 下变频模块 | 第45-46页 |
4.2.4 解调解扩模块 | 第46-47页 |
4.2.5 同步模块 | 第47-50页 |
4.2.6 伪距计算模块 | 第50-51页 |
4.2.7 串口模块 | 第51-52页 |
4.3 DSP部分软件设计 | 第52-81页 |
4.3.1 初始化模块 | 第52-53页 |
4.3.2 捕获跟踪模块 | 第53-57页 |
4.3.3 中断处理模块 | 第57-58页 |
4.3.4 GPS导航电文提取模块 | 第58-67页 |
4.3.5 北斗导航电文提取模块 | 第67-69页 |
4.3.6 PVT解算 | 第69-81页 |
第五章 软硬件联调及结论 | 第81-85页 |
5.1 软硬件联调 | 第81-84页 |
5.2 结论 | 第84-85页 |
第六章 总结与展望 | 第85-87页 |
6.1 本文总结 | 第85页 |
6.2 未来工作展望 | 第85-87页 |
参考文献 | 第87-89页 |
致谢 | 第89-91页 |
作者简介 | 第91-92页 |