基于OFDM的室内可见光通信系统接收端实现
摘要 | 第4-5页 |
Abstract | 第5页 |
专用术语注释表 | 第8-9页 |
第一章 绪论 | 第9-14页 |
1.1 基于OFDM的室内VLC系统接收端概述 | 第9-12页 |
1.1.1 可见光通信系统接收端概述 | 第9-10页 |
1.1.2 OFDM应用于VLC系统概述 | 第10-11页 |
1.1.3 接收端系统硬件实现概述 | 第11-12页 |
1.2 课题的研究意义 | 第12页 |
1.3 课题研究内容和行文结构 | 第12-14页 |
1.3.1 课题研究内容 | 第12-13页 |
1.3.2 课题行文结构 | 第13-14页 |
第二章 接收端系统结构与开发环境介绍 | 第14-23页 |
2.1 基于OFDM的室内VLC接收端系统结构 | 第14-15页 |
2.2 OFDM同步解调开发环境介绍 | 第15-18页 |
2.2.1 FPGA可编程芯片选型介绍 | 第15-16页 |
2.2.2 FPGA软件开发环境介绍 | 第16-18页 |
2.3 接收端系统电路设计开发环境介绍 | 第18-22页 |
2.3.1 光电探测器选型介绍 | 第19-21页 |
2.3.2 运算放大器芯片选型介绍 | 第21页 |
2.3.3 电路设计软件开发环境介绍 | 第21-22页 |
2.4 本章小结 | 第22-23页 |
第三章 接收端硬件电路设计 | 第23-44页 |
3.1 电路参数分析 | 第23-35页 |
3.1.1 线性度分析 | 第23-25页 |
3.1.2 电路偏置分析 | 第25-29页 |
3.1.3 带宽分析 | 第29-32页 |
3.1.4 相位分析 | 第32-33页 |
3.1.5 噪声分析 | 第33-35页 |
3.2 光接收电路设计 | 第35-37页 |
3.3 前置放大电路设计 | 第37-39页 |
3.4 滤波器电路设计 | 第39-41页 |
3.5 主放大器电路设计 | 第41-43页 |
3.6 本章小结 | 第43-44页 |
第四章 接收端的同步与解调模块设计 | 第44-66页 |
4.1 分组检测 | 第44-48页 |
4.1.1 延时相关方法进行分组检测原理 | 第44-45页 |
4.1.2 延时相干加长算法的硬件实现 | 第45-48页 |
4.2 载波检测 | 第48-52页 |
4.2.1 载波同步的时域方法 | 第48-49页 |
4.2.2 载波频率同步硬件设计 | 第49-52页 |
4.3 码元同步 | 第52-54页 |
4.3.1 码元同步的原理 | 第52页 |
4.3.2 码元同步的硬件设计 | 第52-54页 |
4.4 信道估计与均衡同步 | 第54-58页 |
4.4.1 频域上信道估计与均衡设计方法 | 第54-56页 |
4.4.2 频域上信道估计与均衡硬件设计 | 第56-58页 |
4.5 16QAM解调 | 第58-62页 |
4.5.1 16QAM解调的设计方法 | 第58-59页 |
4.5.2 16QAM解调的硬件设计 | 第59-62页 |
4.6 解交织 | 第62-65页 |
4.6.1 解交织的原理 | 第62-63页 |
4.6.2 解交织的硬件设计 | 第63-65页 |
4.7 本章小结 | 第65-66页 |
第五章 接收端系统实现与仿真 | 第66-71页 |
5.1 前置放大电路实现与仿真 | 第66页 |
5.2 滤波放大电路实现与仿真 | 第66-68页 |
5.3 接收端系统电路实现与仿真 | 第68-70页 |
5.4 本章小结 | 第70-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 全文总结 | 第71-72页 |
6.2 展望 | 第72-73页 |
参考文献 | 第73-75页 |
附录1 攻读硕士学位期间申请的专利 | 第75-76页 |
附录2 攻读硕士学位期间参加的科研项目 | 第76-77页 |
致谢 | 第77页 |