摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第10-18页 |
1.1 引言 | 第10-11页 |
1.2 加速度计及采集电路发展介绍 | 第11-15页 |
1.2.1 加速度计的发展动态 | 第11-14页 |
1.2.2 数据采集电路发展动态 | 第14-15页 |
1.3 论文主要工作和内容安排 | 第15-18页 |
第2章 加速度计及其数据采集原理 | 第18-26页 |
2.1 数据采集指标要求 | 第18页 |
2.2 石英挠性加速度计原理 | 第18-21页 |
2.2.1 结构原理 | 第18-19页 |
2.2.2 工作原理 | 第19-20页 |
2.2.3 加速度计指标参数 | 第20-21页 |
2.3 数据采集原理 | 第21-24页 |
2.3.1 A/D转换方式的电路原理与结构 | 第21-22页 |
2.3.2 电流积分型I/F转换电路原理及电路结构 | 第22-24页 |
2.4 本章小结 | 第24-26页 |
第3章 采集电路设计 | 第26-42页 |
3.1 硬件电路总体方案 | 第26-27页 |
3.2 主要电路设计分析 | 第27-33页 |
3.2.1 电流电压转换电路 | 第27-28页 |
3.2.2 全差分放大电路 | 第28-29页 |
3.2.3 AD转换电路 | 第29-31页 |
3.2.4 基准电压电路 | 第31-33页 |
3.3 FPGA数据读取设计 | 第33-41页 |
3.3.1 程序模块介绍 | 第35-38页 |
3.3.2 部分程序实现 | 第38-41页 |
3.4 本章小结 | 第41-42页 |
第4章 噪声误差分析及处理 | 第42-62页 |
4.1 噪声误差分析 | 第42-49页 |
4.1.1 电阻的噪声误差 | 第42-43页 |
4.1.2 运算放大器的噪声误差 | 第43-47页 |
4.1.3 基准电压源噪声误差 | 第47页 |
4.1.4 AD转换器噪声误差 | 第47-49页 |
4.2 硬件电路处理方式 | 第49-54页 |
4.2.1 低通滤波电路 | 第49-51页 |
4.2.2 隔离电路 | 第51-52页 |
4.2.3 加速度计接口 | 第52-53页 |
4.2.4 PCB设计 | 第53-54页 |
4.3 温度采集实现 | 第54-56页 |
4.3.1 桥式电路 | 第54-55页 |
4.3.2 运算放大电路 | 第55页 |
4.3.3 AD转换电路 | 第55-56页 |
4.4 数字滤波处理 | 第56-61页 |
4.4.1 数字滤波器设计 | 第56-59页 |
4.4.2 FPGA中数字滤波器的实现 | 第59-61页 |
4.5 本章小结 | 第61-62页 |
第5章 电路调试及采集单元性能测试 | 第62-72页 |
5.1 硬件电路调试 | 第62-66页 |
5.1.1 SPI接口调试 | 第62-64页 |
5.1.2 本底噪声测试 | 第64-66页 |
5.2 加速度计采集单元的性能测试 | 第66-70页 |
5.2.1 0g/1g静态稳定性测试 | 第66-68页 |
5.2.2 重力场中的翻转试验 | 第68-69页 |
5.2.3 分辨率测试 | 第69-70页 |
5.3 本章小结 | 第70-72页 |
结论 | 第72-74页 |
参考文献 | 第74-78页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第78-79页 |
致谢 | 第79页 |