摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-14页 |
1.1 课题研究的背景和意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-12页 |
1.2.1 国外研究现状 | 第10-11页 |
1.2.2 国内研究现状 | 第11-12页 |
1.3 本文主要研究工作 | 第12-13页 |
1.4 本论文组织结构 | 第13-14页 |
第二章 链路交换机整体设计方案 | 第14-26页 |
2.1 链路交换机简述 | 第14-15页 |
2.2 链路交换机整体结构 | 第15-17页 |
2.3 链路交换机硬件板卡解决方案 | 第17-19页 |
2.4 链路交换机总线平台的选择 | 第19-20页 |
2.5 链路交换机高速串行总线协议的选择 | 第20-23页 |
2.6 信号完整性分析 | 第23-25页 |
2.6.1 信号完整性的含义 | 第24页 |
2.6.2 高速连接器的信号完整性分析 | 第24-25页 |
2.7 本章小结 | 第25-26页 |
第三章 链路交换机硬件板卡设计 | 第26-49页 |
3.1 链路交换机硬件模块指标分析 | 第26页 |
3.2 链路接口板与交换背板原理图设计 | 第26-39页 |
3.2.1 主要元器件的选择 | 第27页 |
3.2.2 电源模块设计 | 第27-33页 |
3.2.3 时钟模块设计 | 第33-34页 |
3.2.4 接口模块设计 | 第34-38页 |
3.2.4.1 光接口模块设计 | 第34-36页 |
3.2.4.2 千兆以太网接口模块设计 | 第36-38页 |
3.2.5 配置模块设计 | 第38-39页 |
3.3 链路接口板与交换背板PCB设计 | 第39-47页 |
3.3.1 层叠设计 | 第40-41页 |
3.3.2 布局设计 | 第41-43页 |
3.3.3 布线 | 第43-44页 |
3.3.4 差分信号分析与布线 | 第44-45页 |
3.3.5 关键信号提取与仿真 | 第45-47页 |
3.4 交换底板的互连设计 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第四章 基于硬件的交换系统调度算法的研究 | 第49-58页 |
4.1 极大匹配调度算法 | 第49-51页 |
4.2 基于硬件方式实现的公平性轮转调度算法的设计 | 第51-56页 |
4.3 轮转调度算法的验证 | 第56-57页 |
4.4 本章小结 | 第57-58页 |
第五章 链路交换机硬件模块测试 | 第58-63页 |
5.1 电源测试 | 第59-60页 |
5.2 功能测试 | 第60-61页 |
5.3 性能测试 | 第61-62页 |
5.4 本章小结 | 第62-63页 |
第六章 总结和展望 | 第63-65页 |
参考文献 | 第65-67页 |
致谢 | 第67页 |