基于NP的高端路由器线卡的硬件设计
摘要 | 第1-4页 |
Abstract | 第4-9页 |
第1章 绪论 | 第9-13页 |
·研究背景及其意义 | 第9-10页 |
·国内外研究现状 | 第10-11页 |
·本文研究内容 | 第11页 |
·本文的组织结构 | 第11-13页 |
第2章 高端路由器的硬件设计 | 第13-21页 |
·路由器体系的发展 | 第13页 |
·高端路由器的概述 | 第13-16页 |
·高端路由器的功能 | 第13-14页 |
·高端路由器的性能指标 | 第14-15页 |
·高端路由器的应用场景 | 第15-16页 |
·高端路由器的硬件架构 | 第16-20页 |
·主控交换单元 | 第17页 |
·业务处理单元 | 第17页 |
·接口处理单元 | 第17-18页 |
·机架管理单元 | 第18-19页 |
·电源模块单元 | 第19页 |
·风扇模块单元 | 第19-20页 |
·本章小结 | 第20-21页 |
第3章 基于NP的线卡的硬件设计 | 第21-51页 |
·基于NP的高端路由器线卡的硬件架构 | 第21-22页 |
·数据处理单元 | 第22-37页 |
·网络处理器 | 第22-26页 |
·数据处理单元的架构 | 第26页 |
·子卡与线卡数据通道 | 第26-28页 |
·NP与PHY之间的数据通道 | 第28-29页 |
·PHY与背板的数据通道 | 第29-31页 |
·NP与存储器 | 第31-37页 |
·控制单元 | 第37-41页 |
·主要功能 | 第37-38页 |
·LCU的架构 | 第38页 |
·PCIe接口 | 第38-39页 |
·SGMII接口 | 第39页 |
·增强型扩展总线接口 | 第39-40页 |
·SPI接口 | 第40页 |
·UART接口 | 第40-41页 |
·SDRAM接口 | 第41页 |
·机架管理单元 | 第41-45页 |
·CMU功能 | 第41页 |
·CMU硬件架构 | 第41-42页 |
·CMU模块设计 | 第42-45页 |
·电源控制单元 | 第45-47页 |
·时钟控制单元 | 第47-50页 |
·控制单元的时钟模块 | 第48-49页 |
·NP单元的时钟模块 | 第49-50页 |
·以太网时钟同步单元 | 第50页 |
·FPGA逻辑单元 | 第50页 |
·本章小节 | 第50-51页 |
第4章 电路板设计 | 第51-61页 |
·PCB的叠层结构 | 第51-52页 |
·PCB布局 | 第52-53页 |
·高速信号线布线 | 第53-60页 |
·传输线理论 | 第54-57页 |
·信号完整性分析及布线 | 第57-60页 |
·本章小结 | 第60-61页 |
第5章 测试分析 | 第61-67页 |
·物理特性测试 | 第61-63页 |
·电压测试 | 第61-62页 |
·时钟测试 | 第62-63页 |
·系统性能测试 | 第63-66页 |
·本章小结 | 第66-67页 |
第6章 总结与展望 | 第67-68页 |
参考文献 | 第68-70页 |
致谢 | 第70-71页 |
附录1 攻读硕士学位期间发表的论文 | 第71-72页 |
附录2 主要英文缩写语对照表 | 第72页 |