基于FPGA与MCU的多串口通信接口设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-13页 |
| ·课题来源及研究意义 | 第7-8页 |
| ·课题研究现状及相关技术概况 | 第8-11页 |
| ·KVM发展现状 | 第8-9页 |
| ·FPGA技术及其发展现状 | 第9页 |
| ·IP复用技术 | 第9-11页 |
| ·单片机及其发展现状 | 第11页 |
| ·本文的章节安排和主要内容 | 第11-13页 |
| 2 KVM串行通信系统总体设计 | 第13-36页 |
| ·通信系统设计需求分析 | 第13页 |
| ·KVM通信相关技术 | 第13-23页 |
| ·串行通信的基本概念 | 第13-18页 |
| ·VGA信号远距离传输 | 第18-19页 |
| ·FPGA结构及选型分析 | 第19-22页 |
| ·MCU选型分析 | 第22-23页 |
| ·系统硬件电路设计 | 第23-36页 |
| ·USB接口电路扩展 | 第25-27页 |
| ·电源转换电路设计 | 第27-28页 |
| ·时钟电路设计 | 第28-29页 |
| ·复位系统设计 | 第29-30页 |
| ·电平转换电路设计 | 第30-31页 |
| ·外围电路设计 | 第31-32页 |
| ·VGA信号远距离传输系统设计 | 第32-36页 |
| 3 UART软核设计 | 第36-54页 |
| ·UART软核的设计要求及方法 | 第36-48页 |
| ·波特率发生器模块 | 第37-39页 |
| ·发送模块 | 第39-43页 |
| ·接收模块 | 第43-48页 |
| ·UART软核 | 第48-49页 |
| ·软核测试 | 第49-52页 |
| ·UART软核生成 | 第52-54页 |
| 4 KVM多串口通信接口及视频字符叠加设计 | 第54-72页 |
| ·PLL core的调用 | 第54-55页 |
| ·多串口顶层设计 | 第55-62页 |
| ·顶层波特率发生部分 | 第55-56页 |
| ·顶层发送部分设计 | 第56-57页 |
| ·顶层接收部分设计 | 第57-62页 |
| ·多UART寄存器资源分配 | 第62-64页 |
| ·多UART整体仿真 | 第64-67页 |
| ·通道信息VGA显示 | 第67-72页 |
| ·串口接收模块设计 | 第67-69页 |
| ·字符显示格式 | 第69页 |
| ·字符显示模块设计 | 第69-72页 |
| 5 多串口通信实现 | 第72-77页 |
| ·时序分析 | 第72-74页 |
| ·硬件实现与测试 | 第74-77页 |
| 6 总结和展望 | 第77-78页 |
| 致谢 | 第78-79页 |
| 参考文献 | 第79-81页 |