多通道时间交替ADC系统的研究与设计
摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
第1章 绪论 | 第12-16页 |
·研究意义 | 第12-13页 |
·时间交替 ADC 采样技术的研究现状 | 第13-14页 |
·本文主要的研究内容 | 第14-16页 |
第2章 TIADC 系统简介 | 第16-29页 |
·采样理论 | 第16-19页 |
·采样过程和采样定理 | 第16-18页 |
·频谱混叠 | 第18-19页 |
·采样信号的恢复 | 第19-23页 |
·理想重建 | 第19-20页 |
·零阶采样保持 | 第20-22页 |
·一阶采样保持 | 第22-23页 |
·Time-interleaved 采样技术 | 第23页 |
·TIADC 系统介绍 | 第23-25页 |
·采样系统的性能分析 | 第25-28页 |
·量化噪声和孔径抖动噪声 | 第25-26页 |
·ADC 采样系统的动态性能指标 | 第26-28页 |
·本章小结 | 第28-29页 |
第3章 TIADC 系统误差分析和校正 | 第29-48页 |
·TIADC 系统的误差来源分析 | 第29-31页 |
·TIADC 系统通道误差的频谱分析 | 第31-34页 |
·通道失配误差作用下 TIADC 系统的频谱分析 | 第31-33页 |
·正弦信号作为输入的频谱分析 | 第33-34页 |
·TIADC 系统通道误差的估计和校正 | 第34-47页 |
·TIADC 系统的 Matlab 行为建模 | 第34-36页 |
·通道误差的估计和校正方法 | 第36-42页 |
·利用三次样条插值理论进行时间误差时域校正 | 第42-45页 |
·利用 FARROW 滤波器进行时间误差频域校正 | 第45-46页 |
·噪声对 TIADC 系统的影响 | 第46-47页 |
·本章小结 | 第47-48页 |
第4章 TIADC 系统硬件电路的设计与实现 | 第48-58页 |
·TIADC 系统硬件电路实现框图 | 第48页 |
·差分模拟信号产生电路 | 第48-50页 |
·时钟产生和分配电路 | 第50-52页 |
·ADC 采样电路 | 第52-53页 |
·电源管理 | 第53-54页 |
·FPGA 控制电路 | 第54-57页 |
·FPGA 器件选择 | 第54-55页 |
·时钟芯片的寄存器配置电路 | 第55页 |
·采样数据接收电路 | 第55-57页 |
·本章小结 | 第57-58页 |
第5章 TIADC 系统测试及结果分析 | 第58-63页 |
·FPGA 数据接收和数据拼接测试 | 第58-59页 |
·误差校正 | 第59-62页 |
·误差校正前的数据 | 第59-60页 |
·误差校正后的数据 | 第60-62页 |
·本章小结 | 第62-63页 |
第6章 总结 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |
附录 | 第68页 |