基于FPGA的H.264视频解码算法的设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-16页 |
| ·课题背景 | 第10-11页 |
| ·国内外H.264编解码发展现状 | 第11-13页 |
| ·研究意义 | 第13-14页 |
| ·论文组织结构 | 第14-16页 |
| 第2章 H.264/AVC视频压缩标准 | 第16-30页 |
| ·H.264/AVC视频压缩标准分层结构 | 第16-19页 |
| ·H.264编解码技术 | 第19-26页 |
| ·CAVLC | 第19页 |
| ·DCT变换 | 第19-21页 |
| ·帧内预测 | 第21-23页 |
| ·帧间预测 | 第23-24页 |
| ·多种运动补偿块 | 第24页 |
| ·去块效应滤波 | 第24-25页 |
| ·可变宏块排序 | 第25-26页 |
| ·通过块匹配估计运动的方法 | 第26页 |
| ·H.264视频编解码器结构 | 第26-28页 |
| ·本章小结 | 第28-30页 |
| 第3章 解码系统总体设计 | 第30-34页 |
| ·功能概述 | 第30页 |
| ·系统整体架构 | 第30-31页 |
| ·系统硬件平台 | 第31-32页 |
| ·功能模块分析 | 第32-33页 |
| ·原始数据存储模块 | 第32页 |
| ·视频解码模块 | 第32页 |
| ·显示模块 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第4章 解码系统实现 | 第34-72页 |
| ·原始视频采集模块实现 | 第34页 |
| ·视频解码模块实现 | 第34-70页 |
| ·码流解析器 | 第34-44页 |
| ·关联变量解码器 | 第44-46页 |
| ·CAVLC熵解码模块 | 第46-54页 |
| ·IQIT解码器 | 第54-57页 |
| ·帧内预测解码模块 | 第57-65页 |
| ·去块效应环路滤波 | 第65-66页 |
| ·片外存储器 | 第66-70页 |
| ·显示模块 | 第70页 |
| ·本章小结 | 第70-72页 |
| 第5章 系统测试 | 第72-76页 |
| ·系统测试结果 | 第72-75页 |
| ·生成测试文件 | 第72页 |
| ·解码视频性能测试 | 第72-74页 |
| ·系统综合结果 | 第74-75页 |
| ·本章小结 | 第75-76页 |
| 第6章 结束语 | 第76-78页 |
| ·工作总结 | 第76页 |
| ·工作展望 | 第76-78页 |
| 参考文献 | 第78-82页 |
| 致谢 | 第82-84页 |
| 攻读学位期间发表的论著、发明专利及获奖情况等项 | 第84页 |