基于多核技术的LTE系统UE端的物理层开发
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-18页 |
| ·研究的背景 | 第9-10页 |
| ·LTE的发展历程 | 第10-14页 |
| ·LTE的提出 | 第10-11页 |
| ·LTE标准的制定过程 | 第11-12页 |
| ·LTE标准的现状s | 第12-13页 |
| ·LTE TDD两种模式的融合 | 第13-14页 |
| ·LTE TDD的现状和未来 | 第14-16页 |
| ·LTE TDD优势及面临的主要困难 | 第15页 |
| ·LTE TDD发展与4G的关系 | 第15-16页 |
| ·论文的主要安排 | 第16-18页 |
| 第二章 LTE上行关键技术 | 第18-56页 |
| ·OFDM系统架构 | 第18-22页 |
| ·LTE上行SC-FDMA系统架构 | 第21-22页 |
| ·LTE-TDD无线帧结构与时频资源 | 第22-26页 |
| ·LTE-TD无线帧结构 | 第22-24页 |
| ·LTE-TDD时频资源 | 第24-26页 |
| ·TD-LTE上行物理信道和物理信号 | 第26-56页 |
| ·物理上行共享信道 | 第26-41页 |
| ·物理上行控制信道 | 第41-50页 |
| ·物理上行参考信号 | 第50-56页 |
| 第三章 ARM处理器 | 第56-64页 |
| ·ARM简介 | 第56-57页 |
| ·ARM简介 | 第56页 |
| ·常用ARM处理器系列 | 第56-57页 |
| ·ARM体系结构 | 第57页 |
| ·ARM流水线结构 | 第57-58页 |
| ·ARM总线结构 | 第58页 |
| ·ARM微处理器的T作状态与模式 | 第58-59页 |
| ·工作状态 | 第58-59页 |
| ·工作模式 | 第59页 |
| ·ARM体系结构的存储器 | 第59-61页 |
| ·ARM存储数据类型 | 第59页 |
| ·ARM存储器组织 | 第59-60页 |
| ·ARM存储器层次 | 第60-61页 |
| ·寄存器组织 | 第61-62页 |
| ·异常 | 第62-64页 |
| 第四章 基于多核ARM软核的UE设计 | 第64-81页 |
| ·硬件设计 | 第64-76页 |
| ·TD-LTE UE端设计 | 第64-69页 |
| ·两个ARM核之间的通信 | 第69页 |
| ·片上总线的设计 | 第69-70页 |
| ·发射模块总体设计 | 第70-76页 |
| ·软件设计 | 第76-81页 |
| ·基带软件设计 | 第76-79页 |
| ·射频软件设计 | 第79-81页 |
| 第五章 系统调试与验证 | 第81-89页 |
| ·调试与验证方法 | 第81页 |
| ·ARM核的配置 | 第81-86页 |
| ·软硬件协同仿真 | 第86-87页 |
| ·测试验证 | 第87-89页 |
| 第六章 总结与展望 | 第89-91页 |
| ·论文总结 | 第89页 |
| ·今后工作展望 | 第89-91页 |
| 致谢 | 第91-92页 |
| 参考文献 | 第92-95页 |
| 攻读学位期间发表的学术论文目录 | 第95页 |