兼容Cortex-M3指令集嵌入式微处理器设计
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-14页 |
| ·引言 | 第8页 |
| ·课题研究意义和背景 | 第8-9页 |
| ·国内外研究现状 | 第9-11页 |
| ·嵌入式系统 | 第9-10页 |
| ·ARM嵌入式微处理器 | 第10-11页 |
| ·中国IC行业现状 | 第11页 |
| ·本文研究主要内容 | 第11-12页 |
| ·论文组织结构安排 | 第12-14页 |
| 2 嵌入式微处理器体系架构 | 第14-34页 |
| ·Cortex-M3处理器架构 | 第14-19页 |
| ·通用处理器结构 | 第14-15页 |
| ·总线结构 | 第15页 |
| ·Cortex-M3总体架构 | 第15-17页 |
| ·寄存器组 | 第17-18页 |
| ·数据类型 | 第18页 |
| ·Cortex-M3流水线 | 第18-19页 |
| ·五级流水线设计 | 第19-22页 |
| ·流水线技术 | 第19-20页 |
| ·处理器性能分析 | 第20页 |
| ·5级流水线结构 | 第20-21页 |
| ·流水线相关 | 第21-22页 |
| ·AHB-Lite总线结构 | 第22-27页 |
| ·AHB总线结构 | 第22-23页 |
| ·AHB总线传输 | 第23-25页 |
| ·AHB-Lite总线结构 | 第25-27页 |
| ·低功耗设计 | 第27-32页 |
| ·CMOS功耗来源 | 第27-29页 |
| ·低功耗层次优化 | 第29-30页 |
| ·门控时钟技术 | 第30-31页 |
| ·电源管理技术 | 第31页 |
| ·时钟树优化技术 | 第31-32页 |
| ·动态阈值电压技术 | 第32页 |
| ·本章小结 | 第32-34页 |
| 3 Cortex-M3指令集 | 第34-39页 |
| ·RISC指令集 | 第34页 |
| ·Thumb2指令集 | 第34-36页 |
| ·Cortex-M3指令集 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 4 嵌入式处理器实现 | 第39-61页 |
| ·处理器总体架构设计 | 第39-40页 |
| ·流水线设计 | 第40-48页 |
| ·处理器流水线结构 | 第40-48页 |
| ·旁路结构 | 第48页 |
| ·功能模块实现 | 第48-60页 |
| ·ALU设计 | 第49-50页 |
| ·Shifter设计 | 第50-53页 |
| ·硬件乘法器设计 | 第53-56页 |
| ·硬件除法器设计 | 第56-60页 |
| ·本章小结 | 第60-61页 |
| 5 仿真与综合 | 第61-71页 |
| ·处理器仿真 | 第61-67页 |
| ·VCS仿真 | 第61-66页 |
| ·FPGA仿真平台 | 第66-67页 |
| ·处理器综合 | 第67-70页 |
| ·Design Compiler综合 | 第67-69页 |
| ·FPGA综合 | 第69-70页 |
| ·本章小结 | 第70-71页 |
| 6 总结与展望 | 第71-72页 |
| ·工作总结 | 第71页 |
| ·展望 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-75页 |