直扩接收机的定时同步研究与硬件实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-13页 |
·引言 | 第9页 |
·课题的研究目的及意义 | 第9-10页 |
·课题的研究现状与发展趋势 | 第10-11页 |
·论文内容安排 | 第11-13页 |
第2章 扩频通信简介 | 第13-25页 |
·扩频通信理论基础 | 第13-14页 |
·香农公式的隐含意义 | 第13页 |
·潜在抗干扰理论 | 第13-14页 |
·信号带宽与信噪比互换实例 | 第14页 |
·直接扩频通信系统 | 第14-17页 |
·直接序列扩频原理 | 第14-15页 |
·扩频序列 | 第15-17页 |
·扩频系统的同步 | 第17-25页 |
·伪码的捕获 | 第17-22页 |
·伪码的跟踪 | 第22-25页 |
第3章 伪码同步方案及仿真 | 第25-51页 |
·系统介绍 | 第25-30页 |
·发送端概述 | 第25-29页 |
·接收端概述 | 第29-30页 |
·伪码捕获方案与仿真 | 第30-44页 |
·伪码捕获原理 | 第30-35页 |
·扫频与自适应阈值 | 第35-41页 |
·伪码捕获改进 | 第41-43页 |
·FFT 频偏修正 | 第43-44页 |
·伪码跟踪方案与仿真 | 第44-51页 |
第4章 基于 FPGA 的硬件平台实现 | 第51-70页 |
·硬件平台介绍 | 第51-53页 |
·码捕获的 FPGA 设计 | 第53-66页 |
·下变频滚降模块 | 第53-58页 |
·相关峰捕获 | 第58-61页 |
·扫频模块 | 第61-62页 |
·解扩模块 | 第62页 |
·固定寻址 FFT | 第62-66页 |
·延迟锁相环(DLL) | 第66-70页 |
·开方运算 | 第66-67页 |
·伪码相位调整 | 第67-68页 |
·伪码跟踪过程 | 第68-70页 |
第5章 结束语 | 第70-71页 |
·总结 | 第70页 |
·后续工作展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
附录 | 第75页 |