| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 1 绪论 | 第10-14页 |
| ·研究背景 | 第10-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·论文的主要研究内容及章节安排 | 第12-14页 |
| 2 雷控系统的设计方案 | 第14-30页 |
| ·雷控系统的功能简介 | 第14页 |
| ·雷控系统的组成 | 第14-16页 |
| ·VME总线介绍 | 第16-17页 |
| ·VME总线结构 | 第16页 |
| ·VME总线的特点 | 第16-17页 |
| ·FPGA介绍 | 第17-20页 |
| ·FPGA的结构及特点 | 第17-18页 |
| ·FPGA的配置 | 第18-19页 |
| ·FPGA的开发流程 | 第19-20页 |
| ·自定义快速串口介绍 | 第20-23页 |
| ·数据通信的基本方式 | 第20-21页 |
| ·自定义快速串口 | 第21-23页 |
| ·嵌入式实时操作系统VxWorks及其开发环境Tornado简介 | 第23-25页 |
| ·嵌入式实时系统简介 | 第24页 |
| ·VxWorks简介 | 第24-25页 |
| ·Tornado简介 | 第25页 |
| ·雷控系统的工作原理 | 第25-26页 |
| ·雷控系统的方案设计 | 第26-29页 |
| ·与数据处理的关系 | 第26-27页 |
| ·对接收机的控制 | 第27页 |
| ·对波控的控制 | 第27-28页 |
| ·对发射机的控制 | 第28页 |
| ·对LNA的控制 | 第28-29页 |
| ·对数据采集的控制 | 第29页 |
| ·对信号处理的控制 | 第29页 |
| ·本章小结 | 第29-30页 |
| 3 雷控系统的硬件设计 | 第30-44页 |
| ·控制板1的硬件设计 | 第30-36页 |
| ·控制板1的硬件组成 | 第30页 |
| ·Xilinx公司Virtex-2 Pro FPGA介绍 | 第30页 |
| ·时钟电路的设计 | 第30-31页 |
| ·接口电路设计 | 第31-32页 |
| ·程序下载电路设计 | 第32-33页 |
| ·电源电路设计 | 第33-34页 |
| ·其它电路设计 | 第34-36页 |
| ·控制板2及定时器的硬件设计 | 第36页 |
| ·后出线板的硬件设计 | 第36-38页 |
| ·电源的设计 | 第38页 |
| ·主控板的介绍 | 第38-41页 |
| ·VME背板的介绍 | 第41-42页 |
| ·雷控系统硬件设计中的注意事项 | 第42-43页 |
| ·本章小结 | 第43-44页 |
| 4 雷控系统的软件设计 | 第44-56页 |
| ·VxWorks的基本原理 | 第44-45页 |
| ·任务管理 | 第44页 |
| ·通信、同步和互斥机制 | 第44-45页 |
| ·中断管理 | 第45页 |
| ·信号机制 | 第45页 |
| ·时钟管理 | 第45页 |
| ·雷控系统主控软件的设计 | 第45-52页 |
| ·任务的划分 | 第45-47页 |
| ·网络接收任务的设计 | 第47页 |
| ·网络发送任务的设计 | 第47-48页 |
| ·硬件控制任务的设计 | 第48-49页 |
| ·同步任务的设计 | 第49-51页 |
| ·联机检测任务的设计 | 第51-52页 |
| ·任务间通信 | 第52-54页 |
| ·信号量 | 第52-53页 |
| ·消息队列 | 第53-54页 |
| ·初始化程序 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 5 雷控系统的开发与调试 | 第56-64页 |
| ·FPGA程序的开发 | 第56-58页 |
| ·系统的开发 | 第58-61页 |
| ·Tornado交叉开发环境 | 第58-59页 |
| ·开发环境的建立及配置 | 第59-61页 |
| ·各模块的调试 | 第61-63页 |
| ·本章小结 | 第63-64页 |
| 6 总结与展望 | 第64-65页 |
| 攻读硕士学位期间发表的论文 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-68页 |