基于Intel Calpella平台的笔记本电脑主板设计
| 中文摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题研究背景及意义 | 第9页 |
| ·国内外研究现状 | 第9-11页 |
| ·本课题研究工作的主要内容及论文结构安排 | 第11-13页 |
| ·课题研究的主要内容 | 第11页 |
| ·论文结构安排 | 第11-13页 |
| 第2章 笔记本电脑主板的总体设计 | 第13-18页 |
| ·主板的系统框架及其性能指标 | 第13-15页 |
| ·主板的功能描述 | 第15-16页 |
| ·主板的处理功能 | 第15-16页 |
| ·主板接口功能 | 第16页 |
| ·主板运行环境与主板功耗 | 第16-18页 |
| 第3章 主板及其辅助功能模块设计 | 第18-33页 |
| ·Arrandale 处理器单元设计 | 第18-21页 |
| ·处理器单元功能介绍 | 第18页 |
| ·处理器单元与其他单元的接口 | 第18-21页 |
| ·Ibex Peak-M 芯片组单元设计 | 第21-24页 |
| ·芯片组单元功能介绍 | 第21-22页 |
| ·芯片组单元的外出接口 | 第22-24页 |
| ·芯片组单元的可测性设计 | 第24页 |
| ·嵌入式控制器单元设计 | 第24-25页 |
| ·嵌入式单元功能介绍 | 第24-25页 |
| ·嵌入式控制单元可测性设计 | 第25页 |
| ·电源单元设计 | 第25-29页 |
| ·主板辅助功能模块设计 | 第29-33页 |
| ·电池模式设备断电节能 | 第29-30页 |
| ·待机呼吸灯电路 | 第30-33页 |
| 第4章 高速信号完整性分析 | 第33-37页 |
| ·信号完整性简介 | 第33-35页 |
| ·高速信号完整性问题产生原因 | 第33-34页 |
| ·高速信号完整性解决办法 | 第34-35页 |
| ·主板高速信号完整性分析 | 第35-37页 |
| 第5章 主板电磁兼容设计与PCB 布局 | 第37-46页 |
| ·电磁兼容设计要求 | 第37-38页 |
| ·主板电磁兼容设计 | 第38-42页 |
| ·印制电路板的选取 | 第38-39页 |
| ·主板器件的布局 | 第39页 |
| ·地线的布置 | 第39-40页 |
| ·电源线的布置 | 第40-41页 |
| ·信号线的布置 | 第41-42页 |
| ·主板PCB 布局及工艺 | 第42-46页 |
| ·主板布线设计 | 第42-43页 |
| ·PCB 信号阻抗控制 | 第43-46页 |
| 第6章 主板测试及结果分析 | 第46-58页 |
| ·电源测试结果 | 第46-50页 |
| ·电源信号测试 | 第46-48页 |
| ·上电时序测试 | 第48-50页 |
| ·输入/输出信号测试 | 第50-58页 |
| ·USB 信号眼图测试 | 第50-51页 |
| ·SATA 信号眼图测试 | 第51-53页 |
| ·视频信号测试 | 第53-55页 |
| ·音频信号测试 | 第55-58页 |
| 第7章 结束语 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 攻读学位期间公开发表的论文 | 第62-63页 |
| 致谢 | 第63-64页 |