再生伪码测距技术及实现研究
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
插图列表 | 第11-13页 |
表格列表 | 第13-14页 |
第一章 序论 | 第14-30页 |
·星间测距技术 | 第14-16页 |
·高精度星间测距技术研究现状 | 第16-22页 |
·重力场研究对测距精度的要求 | 第17-19页 |
·卫星编队飞行对测距精度的要求 | 第19-22页 |
·数字测控应答机研究现状 | 第22-26页 |
·数字化历程 | 第22-25页 |
1,3.2 测控应答机数字化的意义 | 第25-26页 |
·再生伪码测距技术研究现状 | 第26-28页 |
·再生伪码测距 | 第26-27页 |
·再生伪码测距误差 | 第27-28页 |
·论文主要研究内容 | 第28-30页 |
第二章 再生伪码测距系统设计研究 | 第30-54页 |
·数字测控应答机设计 | 第30-37页 |
·测控应答机总体设计需求 | 第30-31页 |
·测控应答机体系结构设计 | 第31-35页 |
·关键参数设计 | 第31-33页 |
·体系结构设计 | 第33-35页 |
·伪码测距信号解调过程 | 第35-37页 |
·伪码测距系统设计 | 第37-44页 |
·系统描述 | 第37页 |
·伪码信号结构 | 第37-40页 |
·伪码速率 | 第37-38页 |
·伪码序列结构 | 第38-40页 |
·伪码信号赋形 | 第40页 |
·功率分配 | 第40-41页 |
·延时测量原理 | 第41-44页 |
·粗测 | 第42-43页 |
·精测 | 第43-44页 |
·伪码再生性能分析 | 第44-52页 |
·测距伪码再生结构 | 第44-45页 |
·码跟踪环环路性能 | 第45-50页 |
·稳态跟踪性能 | 第45-50页 |
·环路动态性能 | 第50页 |
·码序列捕获性能 | 第50-52页 |
·小结 | 第52-54页 |
第三章 伪码再生性能提升技术研究 | 第54-72页 |
·伪码信号波形设计 | 第54-59页 |
·伪码跟踪环性能分析 | 第55-57页 |
·不同波形条件下跟踪性能的仿真分析 | 第57-59页 |
·采用不同的测距码 | 第59-67页 |
·测距码的产生 | 第60-61页 |
·不同测距码CTL跟踪性能 | 第61-62页 |
·仿真分析 | 第62-64页 |
·不同测距码的捕获性能 | 第64-65页 |
·相关器实现 | 第65-67页 |
·新的伪码再生方法 | 第67-70页 |
·CTL的S曲线 | 第68页 |
·CTL环路的线性分析 | 第68-69页 |
·数值计算和仿真结果 | 第69-70页 |
·小结 | 第70-72页 |
第四章 伪码再生实际性能研究 | 第72-92页 |
·数字域闭合的影响 | 第72-77页 |
·模拟域闭合环路 | 第73-74页 |
·数字域闭合环路 | 第74-77页 |
·频率参考源相位噪声的影响 | 第77-82页 |
·系统相位噪声分析 | 第77-79页 |
·相位噪声对伪码跟踪性能的影响 | 第79-81页 |
·数值计算 | 第81-82页 |
·数据通道的影响 | 第82-90页 |
·系统描述 | 第83-84页 |
·干扰分析 | 第84-87页 |
·数据调制方式为PCM/PSK/PM | 第84-86页 |
·数据调制方式为SP-L/PM | 第86-87页 |
·数值计算和仿真 | 第87-90页 |
·小结 | 第90-92页 |
第五章 硬件平台实现及实验 | 第92-110页 |
·硬件平台的实现 | 第92-99页 |
·数字调制 | 第93-95页 |
·数字接收 | 第95-96页 |
·测距信号处理 | 第96-98页 |
·系统软件设计 | 第98页 |
·实验装置的建立 | 第98-99页 |
·测控应答机整机性能指标测试 | 第99页 |
·伪码测距信号再生性能测试 | 第99-105页 |
·调制频谱 | 第100-101页 |
·测距信号跟踪性能 | 第101-102页 |
·测距码捕获性能 | 第102-103页 |
·不同测距码性能测试 | 第103-104页 |
·新伪码再生方法测试 | 第104-105页 |
·数据通道对再生性能影响测试 | 第105页 |
·伪码测距系统测试 | 第105-107页 |
·小结 | 第107-110页 |
第六章 总结 | 第110-112页 |
·本文主要结论 | 第110-111页 |
·今后工作展望 | 第111-112页 |
参考文献 | 第112-128页 |
致谢 | 第128-130页 |
攻读博士学位期间学术论文 | 第130页 |