| 第一章 绪论 | 第1-15页 |
| ·技术背景与研究意义 | 第12页 |
| ·课题简介及论文的主要工作 | 第12-15页 |
| 第二章 外存储器及其在视频编解码中的应用概述 | 第15-33页 |
| ·现代数字IC设计方法概论 | 第15-17页 |
| ·视频编解码技术概述 | 第17-19页 |
| ·同步动态存储器技术概述 | 第19-28页 |
| ·存储器的分类以及主要区别 | 第19-20页 |
| ·SDRAM的结构以及接口 | 第20-21页 |
| ·SDRAM的初始化 | 第21页 |
| ·SDRAM模式寄存器的设置 | 第21-24页 |
| ·SDRAM的命令 | 第24-26页 |
| ·SDR SDRAM和 DDR SDRAM的主要区别 | 第26-28页 |
| ·高清视频解码系统中存储器接口模块的设计要求与挑战 | 第28-32页 |
| ·动态存储器的存储时序和解决数据存取瓶颈问题的难点 | 第28-30页 |
| ·存储器接口在工作方式上的初步优化 | 第30-32页 |
| ·小结 | 第32-33页 |
| 第三章 高清视频解码芯片的系统架构及存储器接口功能描述 | 第33-45页 |
| ·视频解码芯片的前端设计流程与系统架构 | 第33-34页 |
| ·图像信息在SDRAM中存储方式的选择与优化 | 第34-37页 |
| ·AVS及 H.264标准的视频解码中各个模块对视频数据的请求情况的计算 | 第37-43页 |
| ·存储器接口模块对解码器中各个模块请求的调度与优化 | 第43-44页 |
| ·小结 | 第44-45页 |
| 第四章 存储器接口模块的输入输出接口与硬件结构设计 | 第45-59页 |
| ·输入输出接口 | 第45页 |
| ·系统各个模块对存储器请求的响应时序 | 第45-46页 |
| ·存储器接口模块内部硬件结构与有限状态机的设计 | 第46-58页 |
| ·仲裁器的硬件结构 | 第47-50页 |
| ·RAM CONTROLLER仲裁控制器的硬件结构 | 第50-58页 |
| ·小结 | 第58-59页 |
| 第五章 仿真验证与逻辑综合 | 第59-63页 |
| ·RTL仿真与FPGA验证 | 第59页 |
| ·FPGA综合与ASIC综合结果 | 第59-60页 |
| ·存储器接口模块对 FPGA器件的综合结果 | 第59-60页 |
| ·存储器接口模块的ASIC综合结果 | 第60页 |
| ·高清视频解码系统实现的技术参数 | 第60-61页 |
| ·总结 | 第61-63页 |
| 第六章 总结 | 第63-64页 |
| 参考文献 | 第64-66页 |