一种基于VSAT的直序扩频通信系统的设计与实现
第一章 绪论 | 第1-20页 |
·项目简介 | 第10-11页 |
·扩频通信 | 第11-19页 |
·扩频通信基本原理 | 第11-12页 |
·扩频通信的工作方式 | 第12-14页 |
·伪随机码 | 第14-16页 |
·解扩频的相关技术 | 第16-18页 |
·扩频通信的特点 | 第18-19页 |
·自己的工作和论文的结构 | 第19-20页 |
第二章 直序扩频通信系统的物理层 | 第20-30页 |
·物理层概述 | 第20-23页 |
·物理层设计分析 | 第20页 |
·系统的帧结构 | 第20-21页 |
·物理层发送端结构 | 第21-22页 |
·物理层接收端结构 | 第22-23页 |
·物理层功能模块的说明 | 第23-29页 |
·HDLC成帧处理 | 第23页 |
·卷积编码与维特比译码 | 第23-24页 |
·速率匹配与解速率匹配 | 第24页 |
·交织与解交织 | 第24-25页 |
·WALSH调制与解WALSH调制 | 第25-26页 |
·串/并变换与并/串变换 | 第26页 |
·差分编码与差分解码 | 第26-27页 |
·加同步字首与去同步字首 | 第27-28页 |
·扩频与解扩频 | 第28页 |
·整形滤波 | 第28-29页 |
·系统目标 | 第29-30页 |
第三章 直序扩频通信系统的硬件实现 | 第30-60页 |
·系统电路概述 | 第30-32页 |
·输入输出接口 | 第32页 |
·DSP模块 | 第32-39页 |
·TMS320C5409 DSP简介 | 第32-34页 |
·DSP功能模块 | 第34-35页 |
·DSP与外界的通信 | 第35-37页 |
·DSP的自举启动和外部FLASH | 第37-39页 |
·FPGA模块 | 第39-48页 |
·CYCLONE FPGA简介 | 第39-40页 |
·FPGA功能模块 | 第40-46页 |
·CYCLONE FPGA的配置 | 第46-48页 |
·扩频解扩模块 | 第48-58页 |
·Z87200简介 | 第48-50页 |
·Z87200发送器 | 第50-52页 |
·Z87200接收器 | 第52-54页 |
·系统使用的扩频码 | 第54-58页 |
·配置模块 | 第58-60页 |
·AT89S8252简介 | 第58-59页 |
·配置模块的功能 | 第59-60页 |
第四章 直序扩频通信系统的调试 | 第60-69页 |
·DSP自回环调试 | 第60-62页 |
·McBSP的自回环功能 | 第60页 |
·DSP自回环调试介绍 | 第60-62页 |
·DSP自回环调试结果 | 第62页 |
·Z87200自回环调试 | 第62-65页 |
·Z87200的环路功能 | 第62-63页 |
·Z87200自回环调试方法 | 第63-65页 |
·Z87200自回环调试结果 | 第65页 |
·发送板与接收板联合功能调试 | 第65-68页 |
·发送板与接收板联合功能调试概述 | 第66-67页 |
·发送板工作流程 | 第67页 |
·接收板工作流程 | 第67-68页 |
·发送板与接收板联合功能调试结果 | 第68页 |
·总结与展望 | 第68-69页 |
参考文献 | 第69-71页 |
致谢 | 第71页 |