第一章 绪论 | 第1-10页 |
1.1 图像压缩编码的理论依据 | 第6-7页 |
1.2 图像编码实现方法 | 第7-8页 |
1.3 课题的研究意义 | 第8页 |
1.4 论文结构 | 第8-10页 |
第二章 视频图像压缩编码的原理及H.263建议介绍 | 第10-23页 |
2.1 帧内编码 | 第10-16页 |
2.1.1 变换编码 | 第11-13页 |
2.1.2 量化 | 第13-14页 |
2.1.3码字分配 | 第14-16页 |
2.2 帧间编码 | 第16-20页 |
2.2.1 去相关 | 第16-17页 |
2.2.2 预测编码的实现 | 第17-18页 |
2.2.3 帧间预测编码 | 第18页 |
2.2.4 运动估计方法 | 第18-20页 |
2.3 H.263建议介绍 | 第20-22页 |
2.3.1 源格式 | 第20页 |
2.3.2 数据结构与数据流 | 第20-21页 |
2.3.3 视频信源编码算法 | 第21-22页 |
2.3.4 四种可选模式 | 第22页 |
2.4 本章小结 | 第22-23页 |
第三章 实时数字信号处理与DSP芯片 | 第23-29页 |
3.1 实时数字信号处理 | 第23-25页 |
3.1.1 实时信号处理的概念 | 第23页 |
3.1.2 实时DSP系统的构成 | 第23-24页 |
3.1.3 DSP系统的特点 | 第24-25页 |
3.2 数字信号处理器芯片 | 第25-28页 |
3.2.1 DSP芯片的基本结构 | 第25-26页 |
3.2.2 DSP芯片的性能指标 | 第26-27页 |
3.2.3 DSP芯片分类 | 第27-28页 |
3.2.4 TMS320C54X系列DSP芯片 | 第28页 |
3.3 本章小结 | 第28-29页 |
第四章 基于DSP芯片的H.263实时视频压缩编码系统设计与开发 | 第29-44页 |
4.1 DSP系统的开发流程 | 第29-30页 |
4.2 系统的应用需求 | 第30页 |
4.3 DSP芯片的选择 | 第30-32页 |
4.4 DSP开发工具的选择 | 第32-33页 |
4.5 系统硬件设计与开发 | 第33-39页 |
4.5.1 基于DSP芯片的核心算法板的设计与开发 | 第33-35页 |
4.5.2 视频图像A/D卡的设计与开发 | 第35-36页 |
4.5.3 核心算法板与视频图像A/D卡的I2C接口设计 | 第36-37页 |
4.5.4 视频图像A/D卡的图像输出控制 | 第37-39页 |
4.6 H.263核心算法模块的实现 | 第39-43页 |
4.6.1 离散余弦变换与反变换(DCT IDCT)模块的实现 | 第39-40页 |
4.6.2 运动估计实现 | 第40-41页 |
4.6.3 运动估计SAD计算最佳退出算法的提出 | 第41-43页 |
4.7 本章小结 | 第43-44页 |
第五章 结束语 | 第44-45页 |
附录 英文缩写对照 | 第45-47页 |
参考文献 | 第47-49页 |
致谢 | 第49页 |