制导炸弹与飞机火控系统交联的研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
1 绪论 | 第8-17页 |
·课题的背景和意义 | 第8-9页 |
·问题的提出 | 第9页 |
·1553B总线基本理论概述 | 第9-15页 |
·通讯特点 | 第10-11页 |
·信息基本单元详解 | 第11-13页 |
·消息传输格式 | 第13-14页 |
·总线上连接的基本单元 | 第14-15页 |
·主要研究的内容 | 第15-16页 |
·硬件接口电路的设计 | 第15页 |
·系统嵌入式软件的设计 | 第15-16页 |
·论文的主要工作和章节安排 | 第16-17页 |
2 制导炸弹与飞机火控系统交联方案设计 | 第17-30页 |
·系统的设计思路 | 第17-18页 |
·DSP的选型 | 第18-20页 |
·选择芯片的要求 | 第18-19页 |
·C6713的特点 | 第19-20页 |
·1553B协议芯片的选型 | 第20-26页 |
·选择芯片的要求 | 第21页 |
·UT1553B BCRT主要特点 | 第21-22页 |
·主要结构及工作原理 | 第22-23页 |
·芯片硬件接口 | 第23-24页 |
·芯片软件接口 | 第24-26页 |
·双口RAM的选型 | 第26-29页 |
·工作原理 | 第28-29页 |
·本章小结 | 第29-30页 |
3 硬件电路设计 | 第30-44页 |
·系统设计原理和框图 | 第30-31页 |
·C6713 EMIF的接口电路设计 | 第31-34页 |
·UT1553B BCRT配置方式及接口电路设计 | 第34-40页 |
·伪双口存贮配置 | 第34-35页 |
·标准的DMA配置 | 第35-36页 |
·双口存贮配置 | 第36-40页 |
·双口RAM的电路设计 | 第40-41页 |
·系统逻辑控制电路设计 | 第41-43页 |
·本章小结 | 第43-44页 |
4 系统软件的设计 | 第44-62页 |
·系统硬件的自检 | 第44-46页 |
·系统中的硬件初始化配置 | 第46-49页 |
·C6713的EMIF配置 | 第46-49页 |
·UT1553B BCRT驱动设计 | 第49-60页 |
·UT1553B BCRT的RT配置 | 第49-54页 |
·中断的处理 | 第54-60页 |
·交联软件设计 | 第60-61页 |
·本章小结 | 第61-62页 |
5 系统仿真及结果分析 | 第62-72页 |
·仿真平台的构成 | 第62页 |
·仿真试验的内容 | 第62-66页 |
·机弹数据传输 | 第63页 |
·传递对准 | 第63-65页 |
·模拟轰炸 | 第65-66页 |
·系统仿真实例 | 第66-71页 |
·桌面联调试验实例 | 第66-67页 |
·地面跑车试验实例 | 第67-71页 |
·本章小结 | 第71-72页 |
6 工作总结与展望 | 第72-74页 |
·工作总结 | 第72页 |
·工作展望 | 第72-74页 |
致谢 | 第74-76页 |
参考文献 | 第76-78页 |