| 摘要 | 第1-5页 |
| Abstract | 第5-12页 |
| 第1章 引言 | 第12-16页 |
| ·论文的研究背景 | 第12-14页 |
| ·论文的研究内容和主要贡献 | 第14-15页 |
| ·论文的组织 | 第15-16页 |
| 第2章 人工耳蜗中的关键电路技术问题 | 第16-29页 |
| ·现有人工耳蜗中的关键技术问题 | 第16-24页 |
| ·语音处理算法与语音处理器 | 第16-18页 |
| ·语音处理算法 | 第16-18页 |
| ·语音处理器 | 第18页 |
| ·体内外电路的信号传输与能量供给 | 第18-22页 |
| ·经皮与隔皮传输 | 第18-19页 |
| ·无线链路中的能量传输效率 | 第19-21页 |
| ·无线数据传输码率 | 第21-22页 |
| ·人工耳蜗的功耗 | 第22-23页 |
| ·人工耳蜗的安全性 | 第23-24页 |
| ·全植入式的人工耳蜗 | 第24-28页 |
| ·全植入式系统中的能量供给与消耗 | 第25页 |
| ·两个模拟的全植入式系统设计实例 | 第25-26页 |
| ·模拟系统与数字系统的比较 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 带植入式处理器的双模人工耳蜗系统 | 第29-36页 |
| ·可双模工作的新型人工耳蜗系统 | 第29-31页 |
| ·双模系统的体内外联机模式 | 第31-34页 |
| ·与传统人工耳蜗的比较 | 第31-33页 |
| ·无线数据带宽问题 | 第31-32页 |
| ·功耗问题 | 第32-33页 |
| ·与全植入式系统的比较 | 第33页 |
| ·新系统设计的相关问题 | 第33-34页 |
| ·植入式 DSP 的指标要求 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 基于开放源代码硬件的专用指令集处理器设计方法 | 第36-57页 |
| ·处理器的通用性与功耗 | 第36-37页 |
| ·专用指令集处理器设计方法 | 第37-40页 |
| ·典型的设计流程 | 第37-39页 |
| ·改进的设计流程 | 第39-40页 |
| ·基于开放源代码的硬件设计 | 第40-44页 |
| ·开放源代码硬件的由来 | 第40-41页 |
| ·开源硬件的定义 | 第41页 |
| ·GNU 通用公共许可证 | 第41页 |
| ·主要的开源处理器 | 第41-42页 |
| ·基于开源硬件的设计流程 | 第42-43页 |
| ·开源硬件的意义 | 第43-44页 |
| ·基于开源硬件的专用指令集处理器设计方法 | 第44-45页 |
| ·CIDSP 处理器平台的设计 | 第45-56页 |
| ·开源DSP 平台的选取 | 第46-50页 |
| ·CMU DSP 的硬件结构 | 第46-49页 |
| ·CMU DSP 的性能优势 | 第49-50页 |
| ·CMU DSP 需要改进的地方 | 第50页 |
| ·片上存储器的集成 | 第50-53页 |
| ·中断响应和定时电路的设计 | 第53-56页 |
| ·本章小结 | 第56-57页 |
| 第5章 算法级与系统级的低功耗方法 | 第57-73页 |
| ·各种滤波算法的实现和复杂度分析 | 第57-70页 |
| ·子带的频率划分规则 | 第57-58页 |
| ·各种典型滤波器组的实现和复杂度分析 | 第58-70页 |
| ·FIR 滤波器组 | 第58-59页 |
| ·级联型IIR 滤波器组 | 第59-61页 |
| ·基于FFT 的滤波器组 | 第61-64页 |
| ·基于小波包变换的滤波器组 | 第64-69页 |
| ·四种滤波器组的对比和总结 | 第69-70页 |
| ·等待模式的指令和电路设计 | 第70-72页 |
| ·等待模式的电路设计 | 第70-71页 |
| ·等待模式下的功耗分析 | 第71-72页 |
| ·本章小结 | 第72-73页 |
| 第6章 结构级与电路级的低功耗方法 | 第73-102页 |
| ·CIDSP 的功耗分析 | 第73-75页 |
| ·功耗分析流程 | 第73-74页 |
| ·CIDSP 的功耗分布情况 | 第74-75页 |
| ·存储器系统的低功耗设计基础 | 第75-83页 |
| ·常见的存储器低功耗方法 | 第75-80页 |
| ·Cache 机制 | 第75-77页 |
| ·便笺式暂存机制 | 第77-78页 |
| ·存储器切割法 | 第78-80页 |
| ·两个基本问题 | 第80-83页 |
| ·Artisan 存储器模型中的功耗和面积特性 | 第80-82页 |
| ·人工耳蜗算法中的数据存取特性 | 第82-83页 |
| ·拟采用的存储器低功耗策略 | 第83页 |
| ·CIDSP 上的存储器低功耗策略 | 第83-96页 |
| ·带cache 风格的循环暂存法 | 第83-90页 |
| ·CIDSP 中循环暂存的初始设计方案 | 第85-86页 |
| ·CIDSP 中循环暂存的改进方案 | 第86-89页 |
| ·循环暂存的性能分析 | 第89-90页 |
| ·基于功能划分的存储器切割法 | 第90-95页 |
| ·基于功能划分的存储器切割方法的一般流程 | 第90-91页 |
| ·FBMP 方法在CIDSP 上的应用 | 第91-92页 |
| ·FBMP 方法的性能分析 | 第92-95页 |
| ·存储器低功耗优化结果 | 第95-96页 |
| ·CIDSP 内核的低功耗策略 | 第96-101页 |
| ·CIDSP 内核的低功耗设计考虑 | 第96-97页 |
| ·CIDSP 内核中的操作数隔离 | 第97-99页 |
| ·CIDSP 内核中的时钟门控 | 第99-100页 |
| ·CIDSP 内核低功耗优化结果 | 第100-101页 |
| ·本章小结 | 第101-102页 |
| 第7章 CIDSP 的物理实现与测量 | 第102-117页 |
| ·CIDSP 的物理设计与测量流程 | 第102-109页 |
| ·CIDSP 的FPGA 验证 | 第102-103页 |
| ·CIDSP 的后端设计 | 第103-105页 |
| ·CIDSP 芯片的测试 | 第105-109页 |
| ·芯片的功能测试 | 第105-108页 |
| ·芯片的功耗测量 | 第108-109页 |
| ·CIDSP 第一次物理实现结果 | 第109-113页 |
| ·CIDSP01 的基本设计参数 | 第109-111页 |
| ·CIDSP01的功耗测量结果与分析 | 第111-113页 |
| ·CIDSP第二次物理实现结果 | 第113-116页 |
| ·CIDSP02 的基本设计参数 | 第113-114页 |
| ·CIDSP02 的功耗仿真结果与分析 | 第114-116页 |
| ·本章小结 | 第116-117页 |
| 第8章 结论与未来工作展望 | 第117-120页 |
| ·论文完成的工作与成果创新 | 第117-119页 |
| ·论文进一步研究的方向 | 第119-120页 |
| 参考文献 | 第120-129页 |
| 致谢 | 第129-130页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第130-132页 |