高性能浮点DSP教学实验平台的研究与实现
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-12页 |
1 引言 | 第12-15页 |
·研究背景 | 第12-13页 |
·DSP技术的介绍 | 第12-13页 |
·国内DSP实验系统研究现状 | 第13页 |
·课题的来源和目的意义 | 第13-14页 |
·课题的来源 | 第13-14页 |
·课题的目的意义 | 第14页 |
·论文的组织结构 | 第14-15页 |
2 实验系统的硬件平台 | 第15-39页 |
·硬件平台的总体分析 | 第16页 |
·主处理器的硬件设计 | 第16-19页 |
·TMS320C6722简介 | 第17-18页 |
·TMS320C6722核心电路设计 | 第18-19页 |
·协处理器的硬件设计 | 第19-22页 |
·STM32F103ZET6简介 | 第19-21页 |
·STM32F103ZET6核心电路设计 | 第21-22页 |
·系统外部存储器设计 | 第22-26页 |
·EMIF接口 | 第22-24页 |
·SDRAM硬件设计 | 第24页 |
·FLASH硬件设计 | 第24-26页 |
·其它外围电路硬件设计 | 第26-37页 |
·音频模块设计 | 第26-27页 |
·DDS信号发生电路 | 第27-29页 |
·A/D采样转化电路 | 第29-32页 |
·D/A转换电路 | 第32-33页 |
·通信单元电路 | 第33-34页 |
·数据输入输出单元电路 | 第34-35页 |
·电源模块设计 | 第35-37页 |
·CPLD逻辑控制模块设计 | 第37-38页 |
·本章小结 | 第38-39页 |
3 控制单元软件设计 | 第39-57页 |
·控制单元具体功能 | 第39页 |
·ARM处理器配置 | 第39-45页 |
·双口RAM的控制 | 第45-47页 |
·DDS及其MAX293时钟的控制 | 第47-48页 |
·通用同步异步收发器(USART)模块设计 | 第48-50页 |
·LCD的控制 | 第50-53页 |
·4*4键盘模块设计 | 第53-54页 |
·具体通信过程 | 第54-56页 |
·本章小结 | 第56-57页 |
4 浮点DSP的应用及实验设计 | 第57-71页 |
·实验开发环境CCS简介 | 第57-59页 |
·C6722系统和应用文件设计 | 第59-64页 |
·软件可编程锁相环设计 | 第59-60页 |
·定时器设置 | 第60页 |
·中断控制设置 | 第60-62页 |
·中断向量表设计 | 第62-63页 |
·CMD文件设计 | 第63页 |
·脱机运行的二级BOOT设计 | 第63-64页 |
·实验设计 | 第64-71页 |
·实验系统的硬件连接以及中断控制LED | 第64-65页 |
·DDS的使用及采样程序设计 | 第65-66页 |
·卷积运算和FIR数字滤波器的设计与实现 | 第66-67页 |
·语音实验 | 第67-68页 |
·FFT实现与使用 | 第68-69页 |
·串行高速A/D的使用 | 第69页 |
·利用D/A实现信号的产生和发送 | 第69页 |
·ZFFT的实现与应用 | 第69-70页 |
·脱机实验 | 第70页 |
·本章小结 | 第70-71页 |
5 结论 | 第71-73页 |
·工作总结 | 第71-72页 |
·不足和展望 | 第72-73页 |
参考文献 | 第73-75页 |
附录 A1 | 第75-76页 |
附录 A2 | 第76-77页 |
附录 A3 | 第77-78页 |
附录 A4 | 第78-79页 |
附录 A5 | 第79-80页 |
附录 A6 | 第80-81页 |
附录B | 第81-93页 |
作者简历 | 第93-95页 |
学位论文数据集 | 第95页 |