摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-16页 |
·课题背景 | 第9-12页 |
·国内外研究现状 | 第12-14页 |
·GPS 软件接收机的研究现状 | 第12-13页 |
·存储器访问模式的研究现状 | 第13-14页 |
·本文的研究内容 | 第14页 |
·本文的组织结构 | 第14-16页 |
第2章 GPS 软件接收机原理及性能瓶颈分析 | 第16-31页 |
·引言 | 第16页 |
·GPS 软件接收机的数学原理 | 第16-18页 |
·GPS 软件接收机的捕获 | 第18-20页 |
·粗捕 | 第18-19页 |
·精捕 | 第19-20页 |
·GPS 软件接收机的跟踪 | 第20-24页 |
·Bit-wise 相关器 | 第20-23页 |
·C/A 码跟踪环路 | 第23-24页 |
·载波跟踪环路 | 第24页 |
·实时GPS 软件接收机的性能瓶颈分析 | 第24-30页 |
·GPS 软件接收机的ASIP 实现 | 第24-26页 |
·GPS 软件接收机的实时性要求 | 第26-27页 |
·实时GPS 软件接收机的性能瓶颈 | 第27-30页 |
·本章小结 | 第30-31页 |
第3章 实时GPS 软件接收机方案设计及实现 | 第31-40页 |
·引言 | 第31页 |
·存储器系统结构 | 第31-35页 |
·Cache 基本参数选择 | 第32-33页 |
·存储器性能评估策略选择 | 第33-34页 |
·提升Cache 性能的方法 | 第34-35页 |
·复用距离 | 第35-39页 |
·复用距离的分析方法 | 第36-37页 |
·利用复用距离直方图分析Cache 缺失率 | 第37-39页 |
·本章小结 | 第39-40页 |
第4章 实时GPS 软件接收机的性能评估与参数选择 | 第40-54页 |
·引言 | 第40页 |
·基于M5 模拟器的GPS 软件接收机性能评估 | 第40-44页 |
·M5 指令集模拟器 | 第40-41页 |
·基于M5 的Bit-wise 算法复用距离的统计 | 第41-43页 |
·基于M5 的Bit-wise 算法MAR 的统计 | 第43-44页 |
·不同结构下的存储器性能分析 | 第44-52页 |
·Cache Size 的选择 | 第44-46页 |
·Cache 块大小的选择 | 第46-48页 |
·关联度的选择 | 第48-50页 |
·主频、总线频率、存储器访存延迟的选择 | 第50-52页 |
·实时GPS 软件接收机的实现 | 第52-53页 |
·本章小结 | 第53-54页 |
结论 | 第54-55页 |
参考文献 | 第55-60页 |
致谢 | 第60页 |