摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 课题研究背景和意义 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 研究内容与设计指标 | 第10-11页 |
1.3.1 研究内容 | 第10页 |
1.3.2 设计指标 | 第10-11页 |
1.4 论文组织 | 第11-13页 |
第二章 PUF与模糊保险箱算法 | 第13-21页 |
2.1 PUF-物理不可克隆函数 | 第13-15页 |
2.2 生物特征加密方案分类 | 第15-16页 |
2.3 模糊保险箱算法 | 第16-20页 |
2.3.1 模糊保险箱原理 | 第16-17页 |
2.3.2 模糊保险箱算法具体流程 | 第17-18页 |
2.3.3 针对模糊保险箱的攻击方式 | 第18-19页 |
2.3.4 模糊保险箱安全机制 | 第19-20页 |
2.4 本章小结 | 第20-21页 |
第三章 SRAM-PUF模糊保险箱的设计 | 第21-31页 |
3.1 SRAM-PUF模糊保险箱算法 | 第21-23页 |
3.2 两种SRAM-PUF特征值获取方式 | 第23-26页 |
3.2.1 SRAM上电值特性 | 第23-25页 |
3.2.2 SRAM-PUF稳定点特征值获取方式 | 第25-26页 |
3.3 细节点描述子算法的引入 | 第26-27页 |
3.3.1 基于指纹的细节点描述子算法 | 第26-27页 |
3.3.2 基于SRAM-PUF的细节点描述子加密算法 | 第27页 |
3.4 SRAM-PUF模糊保险箱具体实施步骤 | 第27-29页 |
3.5 SRAM-PUF模糊保险箱优势 | 第29-30页 |
3.6 本章小结 | 第30-31页 |
第四章 基于SRAM-PUF的模糊保险箱的RTL设计 | 第31-47页 |
4.1 基于SRAM-PUF的模糊保险箱架构 | 第31-32页 |
4.2 SRAM-PUF模糊保险箱的RTL设计 | 第32-45页 |
4.2.1 SRAM上电值处理模块设计 | 第32-35页 |
4.2.2 有限域乘法器模块设计 | 第35-38页 |
4.2.3 多项式计算模块设计 | 第38-40页 |
4.2.4 控制模块设计 | 第40-41页 |
4.2.5 比对筛选模块 | 第41-42页 |
4.2.6 有限域除法模块设计 | 第42-45页 |
4.3 本章小结 | 第45-47页 |
第五章 前仿真、FPGA验证和实验结果分析 | 第47-59页 |
5.1 前端功能仿真 | 第47-50页 |
5.1.1 SRAM上电值处理模块仿真 | 第47-48页 |
5.1.2 有限域乘法器模块仿真 | 第48页 |
5.1.3 多项式计算模块仿真 | 第48-49页 |
5.1.4 比对筛选模块仿真 | 第49页 |
5.1.5 有限域除法模块仿真 | 第49-50页 |
5.2 系统整体仿真 | 第50-51页 |
5.2.1 注册阶段仿真 | 第50-51页 |
5.2.2 认证阶段仿真 | 第51页 |
5.3 SRAM-PUF模糊保险箱电路的FPGA实现 | 第51-52页 |
5.3.1 FPGA平台搭建 | 第51-52页 |
5.3.2 资源耗费 | 第52页 |
5.4 可靠性分析 | 第52-54页 |
5.5 安全性分析 | 第54-56页 |
5.6 实验结果与设计指标对比 | 第56-57页 |
5.7 本章小结 | 第57-59页 |
第六章 总结与展望 | 第59-61页 |
6.1 总结 | 第59页 |
6.2 展望 | 第59-61页 |
参考文献 | 第61-65页 |
致谢 | 第65-67页 |
攻读硕士期间发表的论文 | 第67-69页 |
附录 | 第69-78页 |