某型号雷达中频信号模拟器研制
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-14页 |
1.1 课题来源和研究的目的及意义 | 第9页 |
1.2 雷达信号模拟技术发展现状 | 第9-12页 |
1.2.1 国外发展现状 | 第9-11页 |
1.2.2 国内发展现状 | 第11-12页 |
1.3 主要研究内容及论文结构 | 第12-14页 |
第2章 系统总体方案设计 | 第14-22页 |
2.1 技术指标 | 第14页 |
2.2 需求分析 | 第14-16页 |
2.3 硬件总体方案设计 | 第16-20页 |
2.3.1 频率源与微波开关 | 第17-18页 |
2.3.2 数字存储板卡 | 第18-19页 |
2.3.3 模拟调制板卡 | 第19页 |
2.3.4 液晶模块 | 第19-20页 |
2.4 软件总体方案设计 | 第20-21页 |
2.4.1 上位机软件设计 | 第20-21页 |
2.4.2 液晶软件设计 | 第21页 |
2.5 本章小结 | 第21-22页 |
第3章 数字存储板卡和模拟调制板卡的研制 | 第22-41页 |
3.1 数字存储板卡设计 | 第22-28页 |
3.1.1 数字存储板卡硬件设计 | 第22-23页 |
3.1.2 数据存储模块和数据缓存模块设计 | 第23-26页 |
3.1.3 数据传输接口模块设计 | 第26-27页 |
3.1.4 串口通讯模块设计 | 第27页 |
3.1.5 E2PROM电路设计 | 第27页 |
3.1.6 控制模块设计 | 第27-28页 |
3.2 模拟调制板卡设计 | 第28-40页 |
3.2.1 模拟调制板卡硬件设计 | 第28页 |
3.2.2 数模转换单元设计 | 第28-31页 |
3.2.3 差分变换单端设计 | 第31-32页 |
3.2.4 低通滤波单元设计 | 第32-34页 |
3.2.5 基带信号输出设计 | 第34-35页 |
3.2.6 正交调制单元设计 | 第35-39页 |
3.2.7 时钟单元设计 | 第39-40页 |
3.3 本章小结 | 第40-41页 |
第4章FPGA固件逻辑设计 | 第41-49页 |
4.1 整体逻辑设计 | 第41-42页 |
4.2 数据存储逻辑模块设计 | 第42-43页 |
4.3 数据传输接口逻辑模块设计 | 第43-44页 |
4.4 数据缓存逻辑模块设计 | 第44-45页 |
4.5 数模转换逻辑模块设计 | 第45-46页 |
4.6 时钟配置逻辑设计 | 第46-47页 |
4.7 本章小结 | 第47-49页 |
第5章 雷达中频信号模拟器测试 | 第49-60页 |
5.1 逻辑模块单元测试 | 第49-51页 |
5.1.1 数据存储逻辑模块测试 | 第49-50页 |
5.1.2 数据传输接口逻辑模块测试 | 第50-51页 |
5.1.3 数据缓存模块逻辑测试 | 第51页 |
5.1.4 时钟配置逻辑测试 | 第51页 |
5.2 模拟调制电路单元测试 | 第51-55页 |
5.2.1 低通滤波单元测试 | 第52-53页 |
5.2.2 正交调制单元测试 | 第53-54页 |
5.2.3 放大单元测试 | 第54-55页 |
5.3 系统测试 | 第55-58页 |
5.3.1 基带信号测试 | 第56-57页 |
5.3.2 中频信号测试 | 第57-58页 |
5.4 上位机软件设计界面 | 第58-59页 |
5.5 本章小结 | 第59-60页 |
结论 | 第60-61页 |
参考文献 | 第61-66页 |
致谢 | 第66页 |