基于DSP/BIOS的数字存储示波器软件设计
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 前言 | 第10-14页 |
1.1 本文研究背景 | 第10-11页 |
1.2 国内外数字存储示波器的发展现状 | 第11-12页 |
1.3 论文研究意义 | 第12-13页 |
1.4 论文设计任务和整体框架 | 第13-14页 |
第二章 基于DSP/BIOS的示波器系统总体设计 | 第14-23页 |
2.1 硬件平台介绍 | 第14-15页 |
2.2 软件总体设计 | 第15-22页 |
2.2.1 系统软件总体方案 | 第15-18页 |
2.2.2 OMAP_L138处理器介绍 | 第18-19页 |
2.2.3 软件开发环境介绍 | 第19-22页 |
2.3 本章小结 | 第22-23页 |
第三章 DSP/BIOS系统配置与实时多任务设计 | 第23-39页 |
3.1 DSP/BIOS介绍 | 第23-25页 |
3.2 DSP/BIOS启动流程 | 第25-26页 |
3.3 DSP/BIOS模块配置 | 第26-31页 |
3.3.1 DSP/BIOS对象创建 | 第27页 |
3.3.2 DSP/BIOS全局配置 | 第27-29页 |
3.3.3 DSP/BIOS内存规划与管理 | 第29-31页 |
3.4 多线程设计与通信 | 第31-38页 |
3.4.1 DSP/BIOS线程分析与调度 | 第31-34页 |
3.4.2 多线程设计 | 第34-36页 |
3.4.3 任务间通信与同步 | 第36-38页 |
3.5 本章小结 | 第38-39页 |
第四章 双核通信与大容量数据传输设计 | 第39-53页 |
4.1 双核通信设计与实现 | 第39-47页 |
4.1.1 DSPLINK通信模块介绍 | 第39-41页 |
4.1.2 通信方式设计 | 第41-44页 |
4.1.3 双核通信实现 | 第44-47页 |
4.2 大容量数据传输设计 | 第47-52页 |
4.2.1 uPP接口介绍 | 第48-49页 |
4.2.2 uPP数据传输设计与实现 | 第49-52页 |
4.3 本章小结 | 第52-53页 |
第五章 基于DSP/BIOS的设备驱动设计 | 第53-65页 |
5.1 DSP/BIOS设备驱动结构介绍 | 第53-54页 |
5.2 uPP设备微型驱动设计和实现 | 第54-61页 |
5.2.1 微型驱动调用流程 | 第55-57页 |
5.2.2 微型驱动接口函数实现 | 第57-60页 |
5.2.3 注册微型驱动 | 第60-61页 |
5.3 uPP设备类驱动设计和实现 | 第61-64页 |
5.4 本章小结 | 第64-65页 |
第六章 系统调试及测试验证 | 第65-72页 |
6.1 DSP/BIOS实时多线程调度验证 | 第65-66页 |
6.2 OMAP_L138双核通信验证 | 第66-68页 |
6.3 uPP数据传输性能测试 | 第68-70页 |
6.4 系统运行测试 | 第70-71页 |
6.5 本章小结 | 第71-72页 |
第七章 课题结论与展望 | 第72-74页 |
7.1 课题结论 | 第72页 |
7.2 课题展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-77页 |
附录 | 第77-78页 |
攻硕期间取得的研究成果 | 第78-79页 |